STMicroelectronics S.r.l.

Italie

Retour au propriétaire

1-100 de 3 694 pour STMicroelectronics S.r.l. Trier par
Recheche Texte
Affiner par
Type PI
        Brevet 3 678
        Marque 16
Juridiction
        États-Unis 3 527
        International 159
        Europe 7
        Canada 1
Date
Nouveautés (dernières 4 semaines) 21
2024 avril (MACJ) 10
2024 mars 24
2024 février 25
2024 janvier 22
Voir plus
Classe IPC
H01L 29/66 - Types de dispositifs semi-conducteurs 166
H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation 165
H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide 155
H01L 23/495 - Cadres conducteurs 130
B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques 129
Voir plus
Classe NICE
09 - Appareils et instruments scientifiques et électriques 16
42 - Services scientifiques, technologiques et industriels, recherche et conception 2
40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau 1
Statut
En Instance 574
Enregistré / En vigueur 3 120
  1     2     3     ...     37        Prochaine page

1.

DC-DC CONVERTER APPARATUS AND CORRESPONDING CONTROL METHOD

      
Numéro d'application 18376277
Statut En instance
Date de dépôt 2023-10-03
Date de la première publication 2024-04-18
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Bertolini, Alessandro
  • Gasparini, Alessandro
  • Melillo, Paolo
  • Levantino, Salvatore
  • Ghioni, Massimo

Abrégé

A boost DC-DC converter includes a switching network, coupled to an inductor, controlled by a PWM driving signal. A control loop receives a voltage output and provides the PWM driving signal. The control loop generates an error signal as a function of a difference between voltage output voltage and a reference, with the PWM driving signal generated based on the error signal. A low pass filter circuit within the control loop receives the PWM driving signal and provides at least one filtered signal. An adder node of the control loop receives the at least one filtered signal from the low pass filter circuit for addition to the at least one filtered signal. The PWM driving signal is generated as a function of a sum of the filtered signal and the error signal.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02M 3/157 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation avec commande numérique

2.

VOLTAGE REGULATOR CIRCUIT AND CORRESPONDING DEVICE

      
Numéro d'application 18462997
Statut En instance
Date de dépôt 2023-09-07
Date de la première publication 2024-04-18
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Rizzo, Alessandro

Abrégé

A circuit includes a supply node receiving a supply voltage; an output node providing a regulated voltage; startup circuitry coupled to the supply node; current generator circuitry coupled to the startup circuitry and producing a current; a bandgap node coupled to bandgap circuitry to receive a bandgap voltage; multiplier circuitry coupled to the bandgap node and the current generator circuitry to receive and apply scaling to the current; a first transistor providing a threshold voltage drop across the first and second transistor nodes; a first resistive element interposed between the first transistor and the bandgap node; a second resistive element coupled between ground and the second node of the first transistor; and an operational amplifier receiving a pre-regulated voltage as a function of the bandgap voltage, the threshold voltage across the first transistor, and a voltage drop across the first and second resistive elements.

Classes IPC  ?

  • G05F 1/575 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final caractérisé par le circuit de rétroaction
  • G05F 1/46 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu
  • G05F 3/26 - Miroirs de courant

3.

USB INTERFACE

      
Numéro d'application 18389940
Statut En instance
Date de dépôt 2023-12-20
Date de la première publication 2024-04-18
Propriétaire
  • STMicroelectronics ( Grenoble 2) SAS (France)
  • STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Camiolo, Jean
  • Ferrazza, Francesco
  • Ballot, Nathalie

Abrégé

In an embodiment, a USB interface includes a transformer, a primary winding of the transformer, and a first switch in series between a first and a second node, a secondary winding of the transformer and a component in series between a third and a fourth node, the fourth node configured to be set a first reference potential, a second switch connected between the third node and a first terminal, the first terminal configured to provide an output voltage of the USB interface; wherein the component is configured to avoid a current circulation in the secondary winding when the first switch is closed and a control circuit configured to compare a first voltage of an interconnection node between the secondary winding and the component to a first threshold and compare the first voltage to a second threshold when the first voltage is, in absolute values, above the first threshold.

Classes IPC  ?

  • H02M 3/335 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu avec transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrodes de commande pour produire le courant alternatif intermédiaire utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs
  • G06F 13/42 - Protocole de transfert pour bus, p.ex. liaison; Synchronisation
  • H02M 1/32 - Moyens pour protéger les convertisseurs autrement que par mise hors circuit automatique

4.

PROCESS FOR MANUFACTURING A MICRO-ELECTRO-MECHANICAL DEVICE INCLUDING TWO CHAMBERS AT DIFFERENT PRESSURES AND RELATED MICRO-ELECTRO-MECHANICAL DEVICE

      
Numéro d'application 18486044
Statut En instance
Date de dépôt 2023-10-12
Date de la première publication 2024-04-18
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Ferrari, Paolo
  • Villa, Flavio Francesco

Abrégé

Process for manufacturing a MEMS device, including: forming a dielectric region which coats part of a semiconductive substrate of a first semiconductive wafer; forming a region which is permeable to gases and coats the dielectric region; coupling the first semiconductive wafer to a second semiconductive wafer so as to form a first chamber, which houses a first movable mass and has a pressure equal to a first value, and a second chamber, which houses a second movable mass and has a pressure equal to the first value, the permeable region facing the second chamber; selectively removing a portion of the semiconductor substrate and an underlying portion of the dielectric region, so as to expose a part of the permeable region, so as to allow gas exchanges through the permeable region; placing the first and the second semiconductive wafers in an environment with a pressure equal to a second value, so that the pressure in the second chamber becomes equal to the second value; and subsequently forming, on the exposed part of the permeable region, a sealing region impermeable to gases.

Classes IPC  ?

  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques

5.

MICRO ELECTRO MECHANICAL SYSTEM AND MANUFACTURING METHOD THEREOF

      
Numéro d'application 18535923
Statut En instance
Date de dépôt 2023-12-11
Date de la première publication 2024-04-18
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Longoni, Gianluca
  • Seghizzi, Luca

Abrégé

A MEMS device is provided that includes a semiconductor substrate including a main surface extending perpendicular to a first direction and a side surface extending on a plane parallel to the first direction and to a second direction that is perpendicular to the first direction. At least one cantilevered member protrudes from the side surface of the semiconductor substrate along a third direction that is perpendicular to the first and second directions. The at least one cantilevered member includes a body portion that includes a piezoelectric material. The body portion has a length along the third direction, a height along the first direction and a width along the second direction, and the height is greater than the width. The at least one cantilevered member is configured to vibrate by lateral bending along a direction perpendicular to the first direction.

Classes IPC  ?

  • H10N 30/20 - Dispositifs piézo-électriques ou électrostrictifs à entrée électrique et sortie mécanique, p.ex. fonctionnant comme actionneurs ou comme vibrateurs
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques
  • H02N 2/18 - Machines électriques en général utilisant l'effet piézo-électrique, l'électrostriction ou la magnétostriction fournissant une sortie électrique à partir d'une entrée mécanique, p.ex. générateurs
  • H10N 30/00 - Dispositifs piézo-électriques ou électrostrictifs
  • H10N 30/05 - Fabrication de dispositifs piézo-électriques ou électrostrictifs multicouches ou de leurs parties constitutives, p.ex. en empilant des corps piézo-électriques et des électrodes
  • H10N 30/074 - Formation de parties ou de corps piézo-électriques ou électrostrictifs sur un élément électrique ou sur un autre support par dépôt de couches piézo-électriques ou électrostrictives, p.ex. par impression par aérosol ou par sérigraphie
  • H10N 30/85 - Matériaux actifs piézo-électriques ou électrostrictifs

6.

METHOD OF PRODUCING SEMICONDUCTOR DEVICES AND CORRESPONDING SEMICONDUCTOR DEVICE

      
Numéro d'application 18390544
Statut En instance
Date de dépôt 2023-12-20
Date de la première publication 2024-04-11
Propriétaire
  • STMicroelectronics S.r.l. (Italie)
  • STMicroelectronics SDN BHD (Malaisie)
Inventeur(s)
  • Albertinetti, Andrea
  • Cagud, Marifi Corregidor

Abrégé

A warped semiconductor die is attached onto a substrate such as a leadframe by dispensing a first mass of die attach material onto an area of the substrate followed by dispensing a second mass of die attach material so that the second mass of die attach material provides a raised formation of die attach material. For instance, the second mass may be deposited centrally of the first mass. The semiconductor die is placed onto the first and second mass of die attach material with its concave/convex shape matching the distribution of the die attach material thus effectively countering undesired entrapment of air.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

7.

METHOD FOR GENERATING COMPUTER-EXECUTABLE CODE FOR IMPLEMENTING AN ARTIFICIAL NEURAL NETWORK

      
Numéro d'application 18470798
Statut En instance
Date de dépôt 2023-09-20
Date de la première publication 2024-04-11
Propriétaire
  • STMicroelectronics S.r.l. (Italie)
  • STMicroelectronics (Rousset) SAS (France)
Inventeur(s)
  • Folliot, Laurent
  • Lattuada, Marco
  • Demaj, Pierre

Abrégé

In an embodiments a method includes obtaining a neural network (INN), the neural network having a plurality of neural layers, each layer being capable of being executed according to different implementation solutions and impacting a required memory allocation for the execution of the neural network and/or an execution time of the neural network, defining a maximum execution time threshold of the neural network and/or a maximum required memory allocation threshold for the execution of the neural network, determining an optimal required memory allocation size for the execution of the neural network from possible implementation solutions for each layer of the neural network, determining an optimal execution time of the neural network from the possible implementation solutions for each layer of the neural network and estimating a performance loss or a performance gain in terms of execution time and required memory allocation for each implementation solution of each layer of the neural network.

Classes IPC  ?

  • G06N 3/10 - Interfaces, langages de programmation ou boîtes à outils de développement logiciel, p.ex. pour la simulation de réseaux neuronaux
  • G06F 8/35 - Création ou génération de code source fondée sur un modèle
  • G06F 8/41 - Compilation

8.

INTEGRATED CIRCUIT CHIP INCLUDING A PASSIVATION NITRIDE LAYER IN CONTACT WITH A HIGH VOLTAGE BONDING PAD AND METHOD OF MAKING

      
Numéro d'application 18544747
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2024-04-11
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Mariani, Simone Dario
  • Pizzi, Elisabetta
  • Doria, Daria

Abrégé

A back end of line (BEOL) structure for an integrated circuit chip includes a last metal structure providing a bonding pad. A passivation structure over the bonding pad includes a first opening extending exposing an upper surface of the bonding pad. A conformal nitride layer extends over the passivation structure and is placed in contact with the upper surface of the bonding pad. An insulator material layer covers the conformal nitride layer and includes a second opening that extends through both the insulator material layer and the conformal nitride layer. A foot portion of the conformal nitride layer on the upper surface of the bonding pad is self-aligned with the second opening.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

9.

DC-DC CONVERTER CIRCUIT AND CORRESPONDING METHOD OF OPERATION

      
Numéro d'application 18376328
Statut En instance
Date de dépôt 2023-10-03
Date de la première publication 2024-04-11
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Bertolini, Alessandro
  • Cattani, Alberto
  • Gasparini, Alessandro

Abrégé

In a DC-DC converter, a duty-cycle control signal is generated in response to comparing the switching stage output voltage and a reference voltage signal. A first circuit compares the duty-cycle control signal and a ramp to produce a PWM signal. A second circuit compares the duty-cycle control signal and a skip threshold to produce a skip control signal which halts switching operation of the switching stage. A count is made of number of periods of the skip control signal during a monitoring time window and the number of periods of a clock signal during a period of the skip control signal is counted. When the counted number of skip control signal periods is within a first range and the counted number of clock signal periods is within a second range, a common detection signal is asserted to trigger varying a value of the skip threshold signal.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

10.

SIC-BASED ELECTRONIC DEVICE WITH IMPROVED BODY-SOURCE COUPLING, AND MANUFACTURING METHOD

      
Numéro d'application 18471219
Statut En instance
Date de dépôt 2023-09-20
Date de la première publication 2024-04-04
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Scalia, Laura Letizia
  • Camalleri, Cateno Marco
  • Fragapane, Leonardo

Abrégé

Electronic device, comprising: a semiconductor body having a surface; a body region in the semiconductor body, extending along a main direction parallel to the surface of the semiconductor body; and a source region in the body region, extending along the main direction. The electronic device has, at the body and source regions, a first and a second electrical contact region alternating with each other along the main direction, wherein the first electrical contact region exposes the body region, and the second electrical contact region exposes the source region. The electronic device further comprises an electrical connection layer extending with electrical continuity longitudinally to the body and source regions, in electrical connection with the first and the second electrical contact regions.

Classes IPC  ?

  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/40 - Electrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

11.

CIRCUIT ARRANGEMENT COMPRISING A MOS SENSOR, IN PARTICULAR TMOS SENSOR, AND A CORRESPONDING METHOD FOR OPERATING THE CIRCUIT ARRANGEMENT

      
Numéro d'application 18370052
Statut En instance
Date de dépôt 2023-09-19
Date de la première publication 2024-03-28
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Ippolito, Calogero Marco
  • Vaiana, Michele

Abrégé

A differential pair of FETs forms a sensor circuit coupled to a differential current reading circuit that includes a current to voltage converter and an analog to digital converter. An ESD protection circuit interposed between the sensor circuit and the differential current reading circuit adds spurious currents to a differential sensor current output by the sensor circuit. A circuit before the ESD protection circuit switches the sign of the differential sensor current according to a period of complementary phase clock signals which correspond to a sampling interval of the analog to digital converter. A circuit selects signals depending on the value of the period of the phase clock signals to eliminate the spurious currents.

Classes IPC  ?

  • H03M 1/12 - Convertisseurs analogiques/numériques
  • H03M 3/00 - Conversion de valeurs analogiques en, ou à partir d'une modulation différentielle

12.

METHOD FOR SENSING A CURRENT FLOWING IN A TRANSISTOR DRIVING A LOAD, AND CORRESPONDING CIRCUIT ARRANGEMENT FOR SENSING

      
Numéro d'application 18371313
Statut En instance
Date de dépôt 2023-09-21
Date de la première publication 2024-03-28
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • De Vita, Placido
  • Abbisso, Salvatore
  • Torrisi, Giovanni Luca
  • Leone, Antonio Davide

Abrégé

A pre-driving stage drives one or more Field Effect Transistors in a power stage driving a load. A method for measuring current flowing in the Field Effect Transistors includes: measuring drain to source voltages of the one or more Field Effect Transistor; and measuring an operating temperature of the one or more Field Effect Transistor. The current flowing in the Field Effect Transistors is measured by: calculating the respective on drain to source resistance at the operating temperature as a function of the measured operating temperature and obtaining the current value as a ratio of the respective measured drain to source voltage over the calculated drain to source resistance at the operating temperature.

Classes IPC  ?

  • G01R 17/16 - Ponts de mesure alternatifs ou continus avec tubes à décharge ou dispositifs semi-conducteurs dans un ou plusieurs bras du pont, p.ex. voltmètre utilisant un amplificateur différentiel
  • G01R 17/04 - Dispositions dans lesquelles la valeur à mesurer est automatiquement comparée à une valeur de référence dans lesquelles la valeur de référence est l'objet d'un balayage continu ou périodique dans l'intervalle des valeurs à mesurer
  • G01R 19/00 - Dispositions pour procéder aux mesures de courant ou de tension ou pour en indiquer l'existence ou le signe
  • G01R 19/165 - Indication de ce qu'un courant ou une tension est, soit supérieur ou inférieur à une valeur prédéterminée, soit à l'intérieur ou à l'extérieur d'une plage de valeurs prédéterminée
  • G01R 19/257 - Dispositions pour procéder aux mesures de courant ou de tension ou pour en indiquer l'existence ou le signe utilisant une méthode de mesure numérique utilisant des convertisseurs analogiques/numériques du type effectuant la comparaison de différentes valeurs de référence avec la valeur de la tension ou du courant, p.ex. utilisant une méthode par approximations successives

13.

MEASUREMENT SYSTEM, RELATED INTEGRATED CIRCUIT AND METHOD

      
Numéro d'application 18369583
Statut En instance
Date de dépôt 2023-09-18
Date de la première publication 2024-03-28
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Nicollini, Germano
  • Vaiana, Michele

Abrégé

A measurement system, featuring first and second capacitances, and switching, control, and measurement circuits, charges/discharges the capacitances during normal operation. The switching and control circuits periodically connect a first terminal of the first capacitance to a first voltage and a reference voltage, and a first terminal of the second capacitance to a second voltage and the reference voltage. The second terminal of the first capacitance and the second terminal of the second capacitance are connected to the input terminals of the differential integrator, the charge difference between the capacitances being transferred to the differential integrator. A comparator triggers when the output signal of the differential integrator exceeds the hysteresis threshold of the comparator. Two decoupling capacitances are connected between the input of the comparator and the output of the differential integrator, and two reset phases are used to store various disturbances to these decoupling capacitances, improving precision.

Classes IPC  ?

  • H03F 3/45 - Amplificateurs différentiels
  • H03F 1/26 - Modifications des amplificateurs pour réduire l'influence du bruit provoqué par les éléments amplificateurs

14.

OPTOELECTRONIC DEVICE

      
Numéro d'application 18527968
Statut En instance
Date de dépôt 2023-12-04
Date de la première publication 2024-03-28
Propriétaire
  • STMicroelectronics (Grenoble 2) SAS (France)
  • STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Steckel, Jonathan
  • Conti, Giovanni
  • L'Episcopo, Gaetano
  • Aleo, Mario Antonio
  • Occhipinti, Carmelo

Abrégé

An optoelectronic device includes a backlight panel illuminating a display panel. The backlight panel includes an array of light emitting pixels, each light emitting pixel having at least one subpixel with one or more light emitting diodes positioned on a substrate. The pixel further includes at least one photodetector positioned on the substrate and arranged to detect an amount of reflected light emitted by said subpixel and reflected by the display panel.

Classes IPC  ?

  • G09G 3/34 - Dispositions ou circuits de commande présentant un intérêt uniquement pour l'affichage utilisant des moyens de visualisation autres que les tubes à rayons cathodiques pour la présentation d'un ensemble de plusieurs caractères, p.ex. d'une page, en composant l'ensemble par combinaison d'éléments individuels disposés en matrice en commandant la lumière provenant d'une source indépendante
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides

15.

METHOD OF OPERATING HARD DISK DRIVES, CORRESPONDING CONTROL CIRCUIT, HARD DISK DRIVE AND PROCESSING DEVICE

      
Numéro d'application 18446823
Statut En instance
Date de dépôt 2023-08-09
Date de la première publication 2024-03-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Galbiati, Ezio

Abrégé

A back electromotive force (BEMF) of a spindle motor in a hard disk drive is rectified and exploited to drive a voice coil motor (VCM) in the hard disk drive to retract the heads of the hard disk drive to a park position. The VCM is driven in a discontinuous mode comprising an alternation of VCM on-times and VCM off-times. Rectifying the BEMF of the spindle motor is discontinued before the end of the VCM off-times, Toff with the spindle motor brought into a brake condition wherein the spindle motor is short-circuited and the spindle BEMF forces currents through the windings of the spindle motor. The spindle current is thus pre-charged and made ready to cope with a VCM current request at the next VCM on-time.

Classes IPC  ?

  • G11B 21/12 - Soulèvement et abaissement; Espacement en arrière ou en avant le long de la piste; Retour à la position de départ
  • G11B 21/10 - Recherche de la piste ou alignement par déplacement de la tête

16.

NETWORK ARCHITECTURE, CORRESPONDING VEHICLE AND METHOD

      
Numéro d'application 18457229
Statut En instance
Date de dépôt 2023-08-28
Date de la première publication 2024-03-21
Propriétaire STMicroelectronics S.r.I. (Italie)
Inventeur(s)
  • Borgonovo, Giampiero
  • Re Fiorentin, Lorenzo

Abrégé

A system, for use in providing media access control (MAC)/router/switch/gateway features in an on-board communication network in a vehicle, includes MAC controllers configured to provide a MAC port layer controlling exchange of information over a data link, virtual machine (VM) bridge blocks configured to provide a MAC frame layer interfacing with System-on-Chip VMs, a software (SW) Ethernet port configured to receive from a host programming/configuration information for the system, a local memory controller configured to facilitate the MAC controllers, the VM bridge blocks and the SW Ethernet port in cooperating with a local memory (LMEM), and queue handlers configured to provide queue management for the MAC controllers, the VM bridge blocks and the SW Ethernet port, during cooperation with the LMEM via the local memory controller.

Classes IPC  ?

  • G06F 9/455 - Dispositions pour exécuter des programmes spécifiques Émulation; Interprétation; Simulation de logiciel, p.ex. virtualisation ou émulation des moteurs d’exécution d’applications ou de systèmes d’exploitation

17.

METHOD FOR MODIFYING A TEST PROFILE IN AN INTEGRATED CIRCUIT CARD, CORRESPONDING INTEGRATED CIRCUIT CARD, TESTING METHOD AND APPARATUS

      
Numéro d'application 18464811
Statut En instance
Date de dépôt 2023-09-11
Date de la première publication 2024-03-21
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Chichierchia, Maria
  • Alghiri, Mario

Abrégé

An integrated circuit includes a memory and processing circuitry. The memory stores an Elementary File Test (EFT) file including a record storing information to update a target elementary file (TGF) in a file system of the EFT. The stored information includes a file path identifier identifying a position of the TGF in the file system of the EFT file, which is a concatenation of a parent file identifier followed by an identifier of the TGF, a first length indicator of a first type of data, the data of the first type, a second length indicator to indicate a length of a second type of data, and the data of the second type. The processing circuitry, in operation, identifies the TGF based on the file path identifier and updates the content of the TGF to include the first data and one or more instances of the second data.

Classes IPC  ?

  • G06F 8/70 - Maintenance ou gestion de logiciel

18.

SENSOR RELIABILITY DETECTION AND POWER MANAGEMENT

      
Numéro d'application 17933739
Statut En instance
Date de dépôt 2022-09-20
Date de la première publication 2024-03-21
Propriétaire STMICROELECTRONICS S.R.L. (Italie)
Inventeur(s)
  • Rivolta, Stefano Paolo
  • Mura, Roberto

Abrégé

The present disclosure is directed to a wearable electronic device, such as a watch, that includes one or more optical sensors. In order to determine accuracy of measurements by the optical sensors, the device detects whether or not the optical sensors are in physical contact with the user's skin. The device detects a level of contact between the user's skin and the optical sensors based on electrostatic charge variation measurements, and generates a contact reliability index (CRI) based on the level of contact. Operation of the optical sensors are adjusted based on the CRI.

Classes IPC  ?

  • A61B 5/1455 - Mesure des caractéristiques du sang in vivo, p.ex. de la concentration des gaz dans le sang, de la valeur du pH du sang en utilisant des capteurs optiques, p.ex. des oxymètres à photométrie spectrale
  • A61B 5/00 - Mesure servant à établir un diagnostic ; Identification des individus
  • A61B 5/0205 - Evaluation simultanée de l'état cardio-vasculaire et de l'état d'autres parties du corps, p.ex. de l'état cardiaque et respiratoire
  • G01R 31/28 - Test de circuits électroniques, p.ex. à l'aide d'un traceur de signaux

19.

DUAL-MODE CONTROL CIRCUIT FOR MICROELECTROMECHANICAL SYSTEM GYROSCOPES

      
Numéro d'application 17933743
Statut En instance
Date de dépôt 2022-09-20
Date de la première publication 2024-03-21
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • POLITECNICO DI MILANO (Italie)
Inventeur(s)
  • Valzasina, Carlo
  • Langfelder, Giacomo
  • Bestetti, Marco
  • Bonfanti, Andrea Giovanni

Abrégé

The present disclosure is directed to a dual-mode control circuit for a microelectromechanical system (MEMS) gyroscope. A control circuit is coupled to a Lissajous frequency modulated (LFM) gyroscope to control amplitude of oscillation of a mass along two directions. The amplitude of oscillation is controlled by an automatic gain control (AGC) loop which allows the same amplitude of oscillation in both directions. An AGC is implemented with a combination of proportional control (P-type) and integral control (I-type) paths that maintain the correct Lissajous pattern of the oscillation of the mass. The AGC may include a dual-mode stage which is able to switch between a P-type control path and an I-type control path based on the operation of the LFM gyroscope. A fast start-up phase may be controlled by the P-type control path while the I-type path is pre-charged to be ready to use in a steady state condition.

Classes IPC  ?

  • G01C 19/5712 - Dispositifs sensibles à la rotation utilisant des masses vibrantes, p.ex. capteurs vibratoires de vitesse angulaire basés sur les forces de Coriolis utilisant des masses entraînées dans un mouvement de rotation alternatif autour d'un axe les dispositifs comportant une structure micromécanique
  • H03F 3/45 - Amplificateurs différentiels

20.

NON-VOLATILE MEMORY DEVICE AND CORRESPONDING METHOD OF OPERATION

      
Numéro d'application 18464093
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2024-03-21
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • STMICROELECTRONICS (ALPS) SAS (France)
Inventeur(s)
  • Conte, Antonino
  • Maccarrone, Agatino Massimo
  • Tomaiuolo, Francesco
  • Jouanneau, Thomas
  • Russo, Vincenzo

Abrégé

In a non-volatile memory device, a memory sector is provided. The memory sector includes a plurality of tiles arranged horizontally. Each tile includes a plurality of memory cells arranged in horizontal word lines and vertical bit lines. A pre-decoder is configured to receive a set of encoded address signals to produce pre-decoding signals. A central row decoder is arranged in line with the plurality of tiles, receives the pre-decoding signals and produces level-shifted pull-up and pull-down driving signals for driving the word lines. First buffer circuits are arranged on a first side of each tile. Each of the first buffer circuits is coupled to a respective word line, receives a level-shifted pull-up driving signal and a level-shifted pull-down driving signal, and selectively pulls up or pulls down the respective word line as a function of the values of the received signals.

Classes IPC  ?

  • G11C 13/00 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou
  • H03K 19/0185 - Dispositions pour le couplage; Dispositions pour l'interface utilisant uniquement des transistors à effet de champ
  • H03K 19/20 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion caractérisés par la fonction logique, p.ex. circuits ET, OU, NI, NON

21.

SMDS INTEGRATION ON QFN BY 3D STACKED SOLUTION

      
Numéro d'application 18508007
Statut En instance
Date de dépôt 2023-11-13
Date de la première publication 2024-03-21
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Somma, Cristina
  • Fontana, Fulvio Vittorio

Abrégé

One or more embodiments are directed to quad flat no-lead (QFN) semiconductor packages, devices, and methods in which one or more electrical components are positioned between a die pad of a QFN leadframe and a semiconductor die. In one embodiment, a device includes a die pad, a lead that is spaced apart from the die pad, and at least one electrical component that has a first contact on the die pad and a second contact on the lead. A semiconductor die is positioned on the at least one electrical component and is spaced apart from the die pad by the at least one electrical component. The device further includes at least one conductive wire, or wire bond, that electrically couples the at least one lead to the semiconductor die.

Classes IPC  ?

22.

AUDIO AMPLIFICATION METHOD AND DEVICE

      
Numéro d'application 18243754
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2024-03-14
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Botti, Edoardo
  • Stilgenbauer, Francesco
  • Malcovati, Piero
  • Bonizzoni, Edoardo
  • De Ferrari, Matteo

Abrégé

Signal processing is applied to a digital audio input signal to provide an analog audio output signal using a switching converter circuit driven by a pulse-width-modulated (PWM) signal. The analog audio output signal is sensed to provide an analog feedback signal. The signal processing that is applied includes: converting the digital audio input signal to producing an analog replica; producing an analog error signal indicative of a difference between the analog replica of the digital input signal and the analog feedback signal; converting the analog error signal to produce a digital error signal; digitally filtering the digital error signal to produce a filtered digital error signal; and generating the PWM signal from the filtered digital error signal.

Classes IPC  ?

  • H03F 3/217 - Amplificateurs de puissance de classe D; Amplificateurs à commutation
  • H03F 1/02 - Modifications des amplificateurs pour augmenter leur rendement, p.ex. étages classe A à pente glissante, utilisation d'une oscillation auxiliaire
  • H03M 1/82 - Convertisseurs numériques/analogiques avec conversion intermédiaire en intervalle de temps
  • H03M 3/00 - Conversion de valeurs analogiques en, ou à partir d'une modulation différentielle

23.

CONTROLLER WITH PROTECTION AGAINST CROSS-CONDUCTION FOR AN ELECTRONIC CIRCUIT INCLUDING A PAIR OF SWITCHES AND RELATED CONTROL METHOD

      
Numéro d'application 18451262
Statut En instance
Date de dépôt 2023-08-17
Date de la première publication 2024-03-14
Propriétaire STMicroelectronics S.r.I. (Italie)
Inventeur(s)
  • Floriani, Ivan
  • Brigo, Elena

Abrégé

A controller for an electronic circuit that includes a first and a second switch is provided. The controller includes an event detector stage that receives logic electrical signals and a pulse generator circuit, which is coupled to the event detector stage and generates a dead time signal based on edges of the logic electrical signals detected by the event detector stage. The dead time signal includes pulses delimited by an edge of a first type and by a subsequent edge of a second type. A combinatorial sampling circuit generates a first and a second sampled preliminary signal. An update stage updates the values of the first and the second control signals at each pulse of the dead time signal based on the first and the second sampled preliminary signals, subsequently to the edge of the first type or the second type of the pulse of the dead time signal.

Classes IPC  ?

  • H03K 3/037 - Circuits bistables
  • H03K 5/1534 - Détecteurs de transition ou de front
  • H03K 7/08 - Modulation de durée ou de largeur
  • H03K 17/687 - Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts caractérisée par l'utilisation de composants spécifiés par l'utilisation, comme éléments actifs, de dispositifs à semi-conducteurs les dispositifs étant des transistors à effet de champ

24.

METHOD AND APPARATUS FOR MANAGING WAVEFORM DATA AND DELAYS IN A WAVEFORM GENERATOR

      
Numéro d'application 17943643
Statut En instance
Date de dépôt 2022-09-13
Date de la première publication 2024-03-14
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Passi, Stefano
  • Viti, Marco

Abrégé

A signal decode circuit is coupled to a buffer for each signal channel. A memory includes a shared area configured to store waveform data sets, each waveform data set including a sequence of coded waveform values specifying waveform step states. The shared area further stores delay data sets, each delay data set including a digital delay value for each signal channel defining a delay profile. A signal pointer addresses the shared area to read one waveform data set from the memory with the sequence of coded waveform values being selectively loaded into one or more of the buffers. A delay pointer addresses the shared area to read one delay data set from the memory with the digital delay values used to control delayed actuation of the signal decode circuits to decode the sequence of coded waveform values from the buffers and generate waveform signals in accordance with the delay profile.

Classes IPC  ?

  • A61B 8/00 - Diagnostic utilisant des ondes ultrasonores, sonores ou infrasonores
  • A61B 8/08 - Détection de mouvements ou de changements organiques, p.ex. tumeurs, kystes, gonflements
  • G01S 7/52 - DÉTERMINATION DE LA DIRECTION PAR RADIO; RADIO-NAVIGATION; DÉTERMINATION DE LA DISTANCE OU DE LA VITESSE EN UTILISANT DES ONDES RADIO; LOCALISATION OU DÉTECTION DE LA PRÉSENCE EN UTILISANT LA RÉFLEXION OU LA RERADIATION D'ONDES RADIO; DISPOSITIONS ANALOGUES UTILISANT D'AUTRES ONDES - Détails des systèmes correspondant aux groupes , , de systèmes selon le groupe
  • G01S 15/89 - Systèmes sonar, spécialement adaptés à des applications spécifiques pour la cartographie ou la représentation

25.

SENSORIZED EARPHONE DEVICE FOR OUT-OF-EAR MEASUREMENTS

      
Numéro d'application 18243361
Statut En instance
Date de dépôt 2023-09-07
Date de la première publication 2024-03-14
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Alessi, Enrico Rosario
  • Duqi, Enri
  • Passaniti, Fabio

Abrégé

An earphone device has a casing having a measurement portion dedicated to acquisition of at least one measurement quantity with the earphone device arranged outside an ear of a subject. The earphone device is provided with at least one sensor, operatively coupled to the measurement portion within the casing for acquiring signals indicative of the measurement quantity, and a processing module that processes the signals acquired by the sensor so as to provide a processed output signal for monitoring the measurement quantity, as a function of the acquired signals. Electrical-connection elements define electrical paths within the casing in electrical connection with the sensor.

Classes IPC  ?

  • A61B 5/0205 - Evaluation simultanée de l'état cardio-vasculaire et de l'état d'autres parties du corps, p.ex. de l'état cardiaque et respiratoire
  • A61B 5/00 - Mesure servant à établir un diagnostic ; Identification des individus
  • A61B 5/01 - Mesure de la température de parties du corps

26.

CONTROL DEVICE FOR A SWITCHING VOLTAGE REGULATOR HAVING REDUCED AUDIO NOISE AND CONTROL METHOD

      
Numéro d'application 18451256
Statut En instance
Date de dépôt 2023-08-17
Date de la première publication 2024-03-14
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Floriani, Ivan
  • Castorina, Stefano
  • Altamura, Giulia
  • Moretti, Emanuele

Abrégé

A control device for a switching voltage regulator having a switching circuit receives a set of measurement signals including a first measurement signal indicative of an output voltage of the switching voltage regulator. A burst-mode controller is configured to monitor the output voltage with respect to a first threshold and a second threshold higher than the first threshold, and to provide, in response, a burst signal. A driving-signal generation stage is configured to provide at least one switching control signal for the switching circuit based on the burst signal and the set of measurement signals. The driving-signal generation stage has a feedback module configured to provide a control signal based on the burst signal and an error signal indicative of a difference between the first measurement signal and a reference signal.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

27.

ELECTRONIC SYSTEM, INTEGRATED CIRCUIT, AND METHOD FOR GENERATING SEQUENTIAL SIGNALS

      
Numéro d'application 18451272
Statut En instance
Date de dépôt 2023-08-17
Date de la première publication 2024-03-14
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Coppa, Pietro Antonino
  • Lo Giudice, Gianbattista
  • Castaldo, Enrico
  • Conte, Antonino

Abrégé

An electronic system is configured to generate a sequential logic signal. The electronic system includes a first ring oscillator including a first plurality of cascaded inverter stages. A combinational logic circuit is configured to generate the sequential logic signal by combining signals at the output terminals of at least two of the inverter stages of the first ring oscillator. The electronic system further includes a second ring oscillator including a second plurality of cascaded inverter stages. A bias current source is configured to supply the inverter stages of the second ring oscillator with a bias current, and a first voltage is generated at the inverter stages of the second ring oscillator. A voltage follower is configured to supply the inverter stages of the first ring oscillator with a second voltage corresponding to the first voltage generated at the inverter stages of the second ring oscillator.

Classes IPC  ?

  • H03K 3/03 - Circuits astables
  • H03K 3/011 - Modifications du générateur pour compenser les variations de valeurs physiques, p.ex. tension, température

28.

CALCULATION UNIT FOR MULTIPLICATION AND ACCUMULATION OPERATIONS

      
Numéro d'application 18453158
Statut En instance
Date de dépôt 2023-08-21
Date de la première publication 2024-03-14
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Gandolfi, Luca
  • Garozzo, Ugo

Abrégé

A device includes a multiplier, an accumulator and a floating point adder. The multiplier generates a product of a first factor having a sign bit and exponent bits and a second factor having a sign bit and exponent bits. The multiplier includes a sign multiplier and a subtractor. The sign multiplier generates a product of the sign bit of the first factor and the sign bit of the second factor. The subtractor subtracts the exponent bits of the first factor from the exponent bits of the second factor. The accumulator stores a current accumulation value. The floating-point adder is coupled to the multiplier and to the accumulator, and, in operation, the adder generates an updated accumulation value based a sum of the product and the current accumulation value, and stores the updated accumulation value in the accumulator. The first factor may be a weight of a neural network.

Classes IPC  ?

  • G06F 7/544 - Méthodes ou dispositions pour effectuer des calculs en utilisant exclusivement une représentation numérique codée, p.ex. en utilisant une représentation binaire, ternaire, décimale utilisant des dispositifs non spécifiés pour l'évaluation de fonctions par calcul

29.

LID ANGLE DETECTION

      
Numéro d'application 18516453
Statut En instance
Date de dépôt 2023-11-21
Date de la première publication 2024-03-14
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Rizzardini, Federico
  • Bracco, Lorenzo

Abrégé

The present disclosure is directed to a device and method for lid angle detection that is accurate even if the device is activated in an upright position. While the device is in a sleep state, first and second sensor units measure acceleration and angular velocity, and calculate orientations of respective lid components based on the acceleration and angular velocity measurements. Upon the device exiting the sleep state, a processor estimates the lid angle using the calculated orientations, sets the estimated lid angle as an initial lid angle, and updates the initial lid angle using, for example, two accelerometers; two accelerometers and two gyroscopes; two accelerometers and two magnetometers; or two accelerometers, two gyroscopes, and two magnetometers.

Classes IPC  ?

  • G06F 1/16 - TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES - Détails non couverts par les groupes et - Détails ou dispositions de structure
  • G01B 7/31 - Dispositions pour la mesure caractérisées par l'utilisation de techniques électriques ou magnétiques pour tester l'alignement des axes pour tester l'alignement des axes
  • G06F 1/3231 - Surveillance de la présence, de l’absence ou du mouvement des utilisateurs
  • G06F 1/3246 - Gestion de l’alimentation, c. à d. passage en mode d’économie d’énergie amorcé par événements Économie d’énergie caractérisée par l'action entreprise par mise hors tension initiée par logiciel

30.

SEMICONDUCTOR PACKAGE OR DEVICE WITH SEALING LAYER

      
Numéro d'application 17941886
Statut En instance
Date de dépôt 2022-09-09
Date de la première publication 2024-03-14
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Milanesi, Francesca
  • Colpani, Paolo

Abrégé

The present disclosure is directed to embodiments of a conductive structure on a conductive layer, which may be a conductive damascene layer of a semiconductor device or package. The conductive damascene layer may be within a substrate of the semiconductor device or package. A crevice is present between one or more sidewalls of the conductive structure and one or more sidewalls of one or more insulating layers on the substrate and extends to a surface of the conductive layer. A sealing layer is formed in the crevice that seals the conductive layer from moisture and contaminants external to the semiconductor device or package that may enter the crevice. In other words, the sealing layer stops the moisture and contaminants from reaching the conductive layer such that the conductive layer does not corrode due to exposure to the moisture and contaminants.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

31.

METHOD OF MANUFACTURING OHMIC CONTACTS OF AN ELECTRONIC DEVICE, WITH THERMAL BUDGET OPTIMIZATION

      
Numéro d'application 18363349
Statut En instance
Date de dépôt 2023-08-01
Date de la première publication 2024-03-07
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Saggio, Mario Giuseppe
  • Camalleri, Cateno Marco
  • Bellocchi, Gabriele
  • Rascuna', Simone

Abrégé

Method of manufacturing an electronic device, comprising forming an ohmic contact at an implanted region of a semiconductor body. Forming the ohmic contact provides for performing a high-temperature thermal process for allowing a reaction between a metal material and the material of the semiconductor body, for forming a silicide of the metal material. The step of forming the ohmic contact is performed prior to a step of forming one or more electrical structures which include materials that may be damaged by the high temperature of the thermal process of forming the silicide.

Classes IPC  ?

  • H01L 21/04 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives les dispositifs présentant au moins une barrière de potentiel ou une barrière de surface, p.ex. une jonction PN, une région d'appauvrissement, ou une région de concentration de porteurs de charges
  • H01L 29/40 - Electrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs

32.

SIC-BASED ELECTRONIC DEVICE WITH IMPROVED GATE DIELECTRIC AND MANUFACTURING METHOD THEREOF, DIODE

      
Numéro d'application 18364180
Statut En instance
Date de dépôt 2023-08-02
Date de la première publication 2024-03-07
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Fiorenza, Patrick
  • Roccaforte, Fabrizio
  • Zanetti, Edoardo
  • Saggio, Mario Giuseppe

Abrégé

Electronic device comprising: a semiconductor body, in particular of Silicon Carbide, SiC, having a first and a second face, opposite to each other along a first direction; and an electrical terminal at the first face, insulated from the semiconductor body by an electrical insulation region. The electrical insulation region is a multilayer comprising: a first insulating layer, of a Silicon Oxide, in contact with the semiconductor body; a second insulating layer on the first insulating layer, of a Hafnium Oxide; and a third insulating layer on the second insulating layer, of an Aluminum Oxide.

Classes IPC  ?

  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/51 - Matériaux isolants associés à ces électrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/872 - Diodes Schottky

33.

MEMS ULTRASONIC TRANSDUCER DEVICE AND MANUFACTURING PROCESS THEREOF

      
Numéro d'application 18455540
Statut En instance
Date de dépôt 2023-08-24
Date de la première publication 2024-03-07
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s) Foncellino, Francesco

Abrégé

MEMS ultrasonic transducer, MUT, device, comprising a semiconductor body with a first and a second main face, including: a modulation cavity extending into the semiconductor body from the second main face; a membrane body suspended on the modulation cavity and comprising a transduction membrane body and a modulation membrane body; a piezoelectric modulation structure on the modulation membrane body; a transduction cavity extending into the membrane body, the transduction membrane body being suspended on the transduction cavity; and a piezoelectric transduction structure on the transduction membrane body. The modulation membrane body has a first thickness and the transduction membrane body has a second thickness smaller than the first thickness. In use, the modulation membrane vibrates at a first frequency and the transduction membrane vibrates at a second frequency higher than the first frequency, to emit and/or receive acoustic waves at a frequency dependent on the first and the second frequencies.

Classes IPC  ?

  • B06B 1/02 - Procédés ou appareils pour produire des vibrations mécaniques de fréquence infrasonore, sonore ou ultrasonore utilisant l'énergie électrique
  • G01S 7/534 - DÉTERMINATION DE LA DIRECTION PAR RADIO; RADIO-NAVIGATION; DÉTERMINATION DE LA DISTANCE OU DE LA VITESSE EN UTILISANT DES ONDES RADIO; LOCALISATION OU DÉTECTION DE LA PRÉSENCE EN UTILISANT LA RÉFLEXION OU LA RERADIATION D'ONDES RADIO; DISPOSITIONS ANALOGUES UTILISANT D'AUTRES ONDES - Détails des systèmes correspondant aux groupes , , de systèmes selon le groupe - Détails de systèmes non impulsionnels

34.

WEARABLE AND PORTABLE SYSTEM AND METHOD FOR MEASURING CARDIAC PARAMETERS FOR DETECTING CARDIOPATHIES

      
Numéro d'application 18456227
Statut En instance
Date de dépôt 2023-08-25
Date de la première publication 2024-03-07
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Alessi, Enrico Rosario
  • Passaniti, Fabio
  • Di Marco, Oriana Rita Antonia

Abrégé

A system for measuring cardiac parameters uses a movements sensor to generate a seismocardiographic signal and a cardiac parameters calculation unit. The cardiac parameters calculation unit provides for generating an envelope signal correlated to the seismocardiographic signal; identifies, in the envelope signal, signal segments having a repetitive pattern; identifies, among the signal segments, pairs of successive peaks such that a first peak of each pair of successive peaks is a systolic peak and a second peak of each pair of successive peaks is a diastolic peak; and calculates a systolic period and a diastolic period for each pair of successive peaks.

Classes IPC  ?

  • A61B 5/11 - Mesure du mouvement du corps entier ou de parties de celui-ci, p.ex. tremblement de la tête ou des mains ou mobilité d'un membre
  • A61B 5/00 - Mesure servant à établir un diagnostic ; Identification des individus
  • A61B 5/349 - Détection de paramètres spécifiques du cycle de l'électrocardiogramme

35.

SIC-BASED ELECTRONIC DEVICE WITH FUSE ELEMENT FOR SHORT-CIRCUITS PROTECTION, AND MANUFACTURING METHOD THEREOF

      
Numéro d'application 18450789
Statut En instance
Date de dépôt 2023-08-16
Date de la première publication 2024-02-29
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Scalia, Laura Letizia
  • Camalleri, Cateno Marco
  • Zanetti, Edoardo
  • Russo, Alfio

Abrégé

SiC-based MOSFET electronic device comprising: a solid body; a gate terminal, extending into the solid body; a conductive path, extending at a first side of the solid body, configured to be electrically couplable to a generator of a biasing voltage; a protection element of a solid-state material, coupled to the gate terminal and to the conductive path, the protection element forming an electronic connection between the gate terminal and the conductive path, and being configured to go from the solid state to a melted or gaseous state, interrupting the electrical connection, in response to a leakage current through the protection element greater than a critical threshold; a buried cavity in the solid body accommodating, at least in part, the protection element.

Classes IPC  ?

  • H01L 23/525 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées avec des interconnexions modifiables
  • H01L 23/29 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par le matériau
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

36.

Time division multiplexing hub

      
Numéro d'application 17898335
Numéro de brevet 11949500
Statut Délivré - en vigueur
Date de dépôt 2022-08-29
Date de la première publication 2024-02-29
Date d'octroi 2024-04-02
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Quartiroli, Matteo
  • Rizzo Piazza Roncoroni, Alessandra Maria

Abrégé

An integrated circuit includes a control circuit, a primary sensor device coupled to the control circuit, and a plurality of groups of secondary sensor devices coupled to the primary sensor device. The primary sensor device receives a master clock signal from the control device and outputs, to each group of secondary sensor devices, a respective secondary clock signal with a frequency lower than the primary clock signal. The primary sensor device generates primary sensor data. The primary sensor device receives secondary sensor data from each group of secondary sensor devices. The primary sensor device combines the primary sensor data and all of the secondary sensor data into a sensor data stream with a time division-multiplexing scheme and outputs the sensor data stream to the control circuit.

Classes IPC  ?

  • H04W 4/02 - Services utilisant des informations de localisation
  • H04J 3/06 - Dispositions de synchronisation

37.

CONTROLLER FOR A BUCK-BOOST SWITCHING CONVERTER WITH OVERCURRENT AND NULL-CURRENT DETECTION AND METHOD FOR CONTROLLING A BUCK-BOOST SWITCHING CONVERTER

      
Numéro d'application 18345525
Statut En instance
Date de dépôt 2023-06-30
Date de la première publication 2024-02-29
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Castorina, Stefano
  • Brigo, Elena

Abrégé

A controller for a buck-boost switching converter, which includes an inductor and a shunt resistor and is coupled to a load which draws a load current, includes a control circuit which performs charge and discharge cycles of the inductor. A first comparator stage generates a first signal which is indicative of a direction of the resistor current during the charge and discharge cycles. A low-pass filtering circuit generates a filtered electrical quantity based on a voltage on the shunt resistor during the charge and discharge cycles. A second comparator stage generates a second signal indicative of a comparison between the filtered electrical quantity and a reference electrical quantity. A detection stage detects the occurrence of an overcurrent in the load based on the second signal.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • G01R 19/165 - Indication de ce qu'un courant ou une tension est, soit supérieur ou inférieur à une valeur prédéterminée, soit à l'intérieur ou à l'extérieur d'une plage de valeurs prédéterminée
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

38.

MULTI-LEVEL PULSER CIRCUIT AND METHOD OF OPERATING A MULTI-LEVEL PULSER CIRCUIT

      
Numéro d'application 18466562
Statut En instance
Date de dépôt 2023-09-13
Date de la première publication 2024-02-29
Propriétaire STMICROELECTRONICS S.R.L. (Italie)
Inventeur(s) Viti, Marco

Abrégé

A multi-level pulser circuit comprises a set of first input pins for receiving respective positive voltage signals at different voltage levels, a set of second input pins for receiving respective negative voltage signals at different voltage levels, and a reference input pin configured to receive a reference voltage signal intermediate the positive voltage signals and the negative voltage signals. The circuit comprises an output pin configured to supply a pulsed output signal. The circuit further comprises control circuitry configured to selectively couple the output pin to one of the first input pins, the second input pins and the reference input pin to generate the pulsed output signal at the output pin. The control circuitry is further configured to selectively couple at least one of the second input pins and the reference input pin to the output pin during falling transitions of the pulsed output signal between two positive voltage levels, and selectively couple at least one of the first input pins and the reference input pin to the output pin during rising transitions of the pulsed output signal between two negative voltage levels.

Classes IPC  ?

  • H03K 3/027 - Générateurs caractérisés par le type de circuit ou par les moyens utilisés pour produire des impulsions par l'utilisation de circuits logiques, avec réaction positive interne ou externe
  • H03K 19/20 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion caractérisés par la fonction logique, p.ex. circuits ET, OU, NI, NON

39.

METHOD FOR MOTION ESTIMATION IN A VEHICLE, CORRESPONDING DEVICE AND COMPUTER PROGRAM PRODUCT

      
Numéro d'application 18496124
Statut En instance
Date de dépôt 2023-10-27
Date de la première publication 2024-02-29
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • STMICROELECTRONICS, INC. (USA)
  • STMicroelectronics (Grand Ouest) SAS (France)
Inventeur(s)
  • Palella, Nicola Matteo
  • Colombo, Leonardo
  • Donadel, Andrea
  • Mura, Roberto
  • Jain, Mahaveer
  • Philippe, Joelle

Abrégé

A system includes inertial sensors and a GPS. The system generates a first estimated vehicle velocity based on motion data and positioning data, generates a second estimated vehicle velocity based on the processed motion data and the first estimated vehicle velocity, and generates fused datasets indicative of position, velocity and attitude of a vehicle based on the processed motion data, the positioning data and the second estimated vehicle velocity. The generating the second estimated vehicle velocity includes: filtering the motion data, transforming the filtered motion data in a frequency domain based on the first estimated vehicle velocity, generating spectral power density signals, generating an estimated wheel angular frequency and an estimated wheel size based on the spectral power density signals, and generating the second estimated vehicle velocity as a function of the estimated wheel angular frequency and the estimated wheel size.

Classes IPC  ?

  • B60W 40/101 - Angle de dérapage latéral du pneu
  • B60W 40/11 - Mouvement de tangage
  • B60W 40/112 - Mouvement de roulis
  • B60W 40/114 - Mouvement de lacet
  • G01S 19/47 - Détermination de position en combinant les mesures des signaux provenant du système de positionnement satellitaire à radiophares avec une mesure supplémentaire la mesure supplémentaire étant une mesure inertielle, p.ex. en hybridation serrée

40.

CURRENT SENSING CIRCUIT

      
Numéro d'application 18493494
Statut En instance
Date de dépôt 2023-10-24
Date de la première publication 2024-02-22
Propriétaire STMicroelectronics S.r.I (Italie)
Inventeur(s) Angelini, Paolo

Abrégé

In accordance with an embodiment, a method of measuring a load current flowing through a current measurement resistor coupled between a source node and a load node includes: measuring a first voltage across a replica resistor when a first end of the replica resistor is coupled to the source node and a second end of the replica resistor is coupled to a reference current source; measuring a second voltage across the replica resistor when the second end of the replica resistor is coupled to the source node and the first end of the replica resistor is coupled to the reference current source; measure a third voltage across the current sensing resistor; and calculating a corrected current measurement of the load current based on the measured first voltage, the measured second voltage and the measured third voltage.

Classes IPC  ?

  • G01R 19/25 - Dispositions pour procéder aux mesures de courant ou de tension ou pour en indiquer l'existence ou le signe utilisant une méthode de mesure numérique
  • G01R 15/14 - Adaptations fournissant une isolation en tension ou en courant, p.ex. adaptations pour les réseaux à haute tension ou à courant fort

41.

TRANSDUCER WITH IMPROVED PIEZOELECTRIC ARRANGEMENT, MEMS DEVICE COMPRISING THE TRANSDUCER, AND METHODS FOR MANUFACTURING THE TRANSDUCER

      
Numéro d'application 18498737
Statut En instance
Date de dépôt 2023-10-31
Date de la première publication 2024-02-22
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Seghizzi, Luca
  • Vercesi, Federico
  • Pedrini, Claudia

Abrégé

A transducer includes a supporting body and a suspended structure mechanically coupled to the supporting body. The suspended structure has a first and a second surface opposite to one another along an axis, and is configured to oscillate in an oscillation direction having at least one component parallel to the axis. A first piezoelectric transducer is disposed on the first surface of the suspended structure, and a second piezoelectric transducer is disposed on the second surface of the suspended structure.

Classes IPC  ?

  • H10N 30/50 - Dispositifs piézo-électriques ou électrostrictifs avec une structure empilée ou multicouche
  • H10N 30/03 - Assemblage de dispositifs incluant des parties piézo-électriques ou électrostrictives
  • H10N 30/09 - Formation de matériaux piézo-électriques ou électrostrictifs
  • H10N 30/30 - Dispositifs piézo-électriques ou électrostrictifs à entrée mécanique et sortie électrique, p.ex. fonctionnant comme générateurs ou comme capteurs

42.

THRESHOLD VOLTAGE GENERATOR CIRCUIT AND CORRESPONDING RECEIVER DEVICE

      
Numéro d'application 18359465
Statut En instance
Date de dépôt 2023-07-26
Date de la première publication 2024-02-15
Propriétaire
  • STMicroelectronics S.r.l. (Italie)
  • ALMA MATER STUDIORUM - UNIVERSITA' DI BOLOGNA (Italie)
Inventeur(s)
  • D'Addato, Matteo
  • Elgani, Alessia Maria
  • Perilli, Luca
  • Franchi Scarselli, Eleonora
  • Gnudi, Antonio
  • Canegallo, Roberto Antonio
  • Ricotti, Giulio

Abrégé

A circuit includes a clock input node, a first signal input node configured to receive a first modulated signal switching between a first DC voltage and a second DC voltage, a bias circuit, a first output node, a first capacitor, a second capacitor, and switching circuitry coupled to the first capacitor and the second capacitor. Control circuitry is configured to initially set the switching circuitry in a first configuration in response to the first modulated signal having the second DC voltage, thereby charging the first capacitor to the second DC voltage and charging the second capacitor to the first DC voltage, and subsequently set the switching circuitry in a second configuration in response to an edge detected in the clock signal, thereby producing the first threshold voltage at the first output node after charge redistribution taking place between the first and second capacitors.

Classes IPC  ?

  • H03K 3/0233 - Circuits bistables
  • H04L 25/06 - Moyens pour rétablir le niveau à courant continu; Correction de distorsion de polarisation
  • H04L 27/06 - Circuits de démodulation; Circuits récepteurs
  • H03L 7/099 - Commande automatique de fréquence ou de phase; Synchronisation utilisant un signal de référence qui est appliqué à une boucle verrouillée en fréquence ou en phase - Détails de la boucle verrouillée en phase concernant principalement l'oscillateur commandé de la boucle

43.

MICROELECTROMECHANICAL BUTTON DEVICE AND CORRESPONDING WATERPROOF USER INTERFACE ELEMENT

      
Numéro d'application 18363599
Statut En instance
Date de dépôt 2023-08-01
Date de la première publication 2024-02-15
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Vercesi, Federico
  • Gattere, Gabriele
  • Allegato, Giorgio
  • Azpeitia Urquia, Mikel
  • Danei, Alessandro

Abrégé

A microelectromechanical button device is provided with a detection structure having: a substrate of semiconductor material with a front surface and a rear surface; a buried electrode arranged on the substrate; a mobile electrode, arranged in a structural layer overlying the substrate and elastically suspended above the buried electrode at a separation distance so as to form a detection capacitor; and a cap coupled over the structural layer and having a first main surface facing the structural layer and a second main surface that is designed to be mechanically coupled to a deformable portion of a case of an electronic apparatus of a portable or wearable type. The cap has, on its first main surface, an actuation portion arranged over the mobile electrode and configured to cause, in the presence of a pressure applied on the second main surface, a deflection of the mobile electrode and its approach to the buried electrode, with a consequent capacitive variation of the detection capacitor, which is indicative of an actuation of the microelectromechanical button device.

Classes IPC  ?

  • B81B 7/00 - Systèmes à microstructure
  • B81B 7/02 - Systèmes à microstructure comportant des dispositifs électriques ou optiques distincts dont la fonction a une importance particulière, p.ex. systèmes micro-électromécaniques (SMEM, MEMS)
  • H03K 17/975 - Commutateurs actionnés par le déplacement d'un élément incorporé dans ce commutateur utilisant un élément mobile capacitif

44.

CONTROL CIRCUIT FOR A SWITCHING STAGE OF AN ELECTRONIC CONVERTER AND CORRESPONDING CONVERTER DEVICE

      
Numéro d'application 18350380
Statut En instance
Date de dépôt 2023-07-11
Date de la première publication 2024-02-08
Propriétaire STMicroelectronics S.r.I. (Italie)
Inventeur(s) Borghese, Marco

Abrégé

A control circuit for a switching stage of an electronic converter includes a PWM signal generator that generates a PWM signal to drive the switching stage of the electronic converter. A loop comparator circuit receives the regulated output voltage of the electronic converter and receives a sum signal from an adder circuit. The loop comparator circuit generates a comparison signal having a first or second logic value in response to the regulated output voltage reaching the sum signal or failing to reach the sum signal. The adder circuit generates the sum signal as a sum of a reference voltage and a programmable offset voltage that is generated by a programmable voltage generator based on a digital word signal. A feedback circuit is coupled to the loop comparator circuit and the PWM signal generator, and provides the digital word signal to the programmable voltage generator.

Classes IPC  ?

  • H03K 3/03 - Circuits astables
  • H02M 3/157 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation avec commande numérique
  • H03K 7/08 - Modulation de durée ou de largeur
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

45.

SYNCHRONIZING DIGITAL DEVICE

      
Numéro d'application 18352581
Statut En instance
Date de dépôt 2023-07-14
Date de la première publication 2024-02-08
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Quartiroli, Matteo
  • Mecchia, Alessandro
  • Pesenti, Paolo

Abrégé

A device includes a local oscillator, an all-digital phase-locked loop, a digital signal generator, sampling circuitry, and an interface. The local oscillator generates a local clock signal. The all-digital phase locked loop generates a sampling control signal. The ADPLL includes a phase-error detector, a digital filter and a sigma-delta modulator. The phase detector generates a phase error signal based on a loop clock signal and a received reference signal. The digital filter generates a signal indicative of a frequency ratio between a frequency of the reference clock signal and the local clock frequency based on the phase error signal. The sigma-delta modulator generates a modulated signal based on the signal indicative of the frequency ratio. The sampling control signal is based on the modulated signal. The sampling circuitry samples digital signals generated by the digital signal generator at a sampling frequency, which is a function of the sampling control signal.

Classes IPC  ?

  • H03L 7/081 - Commande automatique de fréquence ou de phase; Synchronisation utilisant un signal de référence qui est appliqué à une boucle verrouillée en fréquence ou en phase - Détails de la boucle verrouillée en phase avec un déphaseur commandé additionnel
  • H03L 7/099 - Commande automatique de fréquence ou de phase; Synchronisation utilisant un signal de référence qui est appliqué à une boucle verrouillée en fréquence ou en phase - Détails de la boucle verrouillée en phase concernant principalement l'oscillateur commandé de la boucle

46.

MEMS DEVICE WITH AN IMPROVED CAP AND RELATED MANUFACTURING PROCESS

      
Numéro d'application 18359754
Statut En instance
Date de dépôt 2023-07-26
Date de la première publication 2024-02-08
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Allegato, Giorgio
  • Nicoli, Silvia
  • Alessandri, Anna
  • Garavaglia, Matteo

Abrégé

Electronic device including: a MEMS sensor device including a functional structure which transduces a chemical or physical quantity into a corresponding electrical quantity; a cap including a semiconductive substrate; and a bonding dielectric region, which mechanically couples the cap to the MEMS sensor device. The cap further includes a conductive region, which extends between the semiconductive substrate and the MEMS sensor device and includes: a first portion, which is arranged laterally with respect to the semiconductive substrate and is exposed, so as to be electrically coupleable to a terminal at a reference potential by a corresponding wire bonding; and a second portion, which contacts the semiconductive substrate.

Classes IPC  ?

  • B81B 7/00 - Systèmes à microstructure
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat

47.

ELECTRONIC DEVICE INCLUDING BAG DETECTION

      
Numéro d'application 18484978
Statut En instance
Date de dépôt 2023-10-11
Date de la première publication 2024-02-08
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Rivolta, Stefano Paolo
  • Rizzardini, Federico
  • Bracco, Lorenzo
  • Mura, Roberto

Abrégé

The present disclosure is directed to a device configured to detect whether the device is in a bag or outside of the bag. The device determines whether the device is in or outside of the bag based on distance measurements generated by at least one proximity sensor and motion measurements generated by at least one motion sensor. By using both distance measurements and motion measurements, the device is able to detect whether the device is in the bag or outside of the bag with high accuracy and robustness.

Classes IPC  ?

  • G01C 19/60 - Gyromètres à résonance magnétique nucléaire ou électronique
  • G01B 7/00 - Dispositions pour la mesure caractérisées par l'utilisation de techniques électriques ou magnétiques
  • H03K 17/945 - Commutateurs de proximité

48.

ENERGY RECOVERY DRIVER FOR PZT ACTUATORS

      
Numéro d'application 17879066
Statut En instance
Date de dépôt 2022-08-02
Date de la première publication 2024-02-08
Propriétaire
  • STMicroelectronics S.r.l. (Italie)
  • Politecnico Di Milano (Italie)
Inventeur(s)
  • Zamprogno, Marco
  • Furceri, Raffaele Enrico
  • Gianollo, Matteo
  • Langfelder, Giacomo

Abrégé

A differential piezoelectric actuator-system includes an inductor and driver-circuit having switches for transferring energy between first and second actuators and the inductor, and between a voltage-supply node and the inductor. Control circuitry determines whether a next phase in which to operate the driver-circuit is a first charging-phase or a first recovery-phase. The first charging-phase includes operating the switches in: a first sub-phase to transfer energy from the first actuator to the inductor; a second sub-phase to transfer energy from the voltage supply node to the inductor; and a third sub-phase to transfer energy from the inductor to the second actuator. The first recovery-phase includes operating the switches in: a first sub-phase to transfer energy from the first actuator to the inductor; a second sub-phase to transfer energy from the inductor to the second actuator; and a third sub-phase to transfer energy from the inductor to the voltage supply node.

Classes IPC  ?

  • H01L 41/04 - DISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS - Détails - Détails d'éléments piézo-électriques ou électrostrictifs
  • H02N 2/06 - Circuits d'entraînement; Dispositions pour la commande
  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique

49.

ENERGY RECOVERY DRIVER FOR PZT ACTUATORS

      
Numéro d'application 18222180
Statut En instance
Date de dépôt 2023-07-14
Date de la première publication 2024-02-08
Propriétaire
  • STMicroelectronics S.r.l. (Italie)
  • Politecnico Di Milano (Italie)
Inventeur(s)
  • Zamprogno, Marco
  • Furceri, Raffaele Enrico
  • Gianollo, Matteo
  • Langfelder, Giacomo

Abrégé

A differential piezoelectric actuator-system includes an inductor and driver-circuit having switches for transferring energy between first and second actuators and the inductor, and between a voltage-supply node and the inductor. Control circuitry determines whether a next phase in which to operate the driver-circuit is a first charging-phase or a first recovery-phase. The first charging-phase includes operating the switches in: a first sub-phase to transfer energy from the first actuator to the inductor; a second sub-phase to transfer energy from the voltage supply node to the inductor; and a third sub-phase to transfer energy from the inductor to the second actuator. The first recovery-phase includes operating the switches in: a first sub-phase to transfer energy from the first actuator to the inductor; a second sub-phase to transfer energy from the inductor to the voltage supply node; and a third sub-phase to transfer energy from the inductor to the second actuator.

Classes IPC  ?

  • H10N 30/80 - Dispositifs piézo-électriques ou électrostrictifs - Détails de structure
  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02J 7/00 - Circuits pour la charge ou la dépolarisation des batteries ou pour alimenter des charges par des batteries
  • H02N 2/06 - Circuits d'entraînement; Dispositions pour la commande

50.

PROCESS FOR MANUFACTURING AN OPTICAL MICROELECTROMECHANICAL DEVICE HAVING A TILTABLE STRUCTURE WITH AN ANTIREFLECTIVE SURFACE

      
Numéro d'application 18244479
Statut En instance
Date de dépôt 2023-09-11
Date de la première publication 2024-02-08
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Seghizzi, Luca
  • Boni, Nicolo'
  • Oggioni, Laura
  • Carminati, Roberto
  • Carminati, Marta

Abrégé

A method for manufacturing an optical microelectromechanical device, includes forming, in a first wafer of semiconductor material having a first surface and a second surface, a suspended mirror structure, a fixed structure surrounding the suspended mirror structure, elastic supporting elements extending between the fixed structure and the suspended mirror structure, and an actuation structure coupled to the suspended mirror structure. The method continues with forming, in a second wafer, a chamber delimited by a bottom wall having a through opening, and bonding the second wafer to the first surface of the first wafer and bonding a third wafer to the second surface of the first wafer so that the chamber overlies the actuation structure, and the through opening is aligned to the suspended mirror structure, thus forming a device composite wafer. The device composite wafer is diced to form an optical microelectromechanical device.

Classes IPC  ?

  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat

51.

DEVICE PICK-UP DETECTION

      
Numéro d'application 18352153
Statut En instance
Date de dépôt 2023-07-13
Date de la première publication 2024-02-08
Propriétaire STMICROELECTRONICS S.R.L. (Italie)
Inventeur(s) Rivolta, Stefano Paolo

Abrégé

The present disclosure is directed to pick-up state detection for an electronic device, such as a laptop. In a pick-up state, the device is picked or lifted up from a surface, such as a table. A power state of the device is adjusted in response to detecting the pick-up state. For example, the device is in a hibernate state while set on the table, and is switched to a working state in response to detecting the pick-up state.

Classes IPC  ?

  • G01P 15/18 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération dans plusieurs dimensions
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/16 - TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES - Détails non couverts par les groupes et - Détails ou dispositions de structure

52.

MICROELECTROMECHANICAL SENSOR DEVICE WITH ACTIVE OFFSET COMPENSATION

      
Numéro d'application 18364847
Statut En instance
Date de dépôt 2023-08-03
Date de la première publication 2024-02-08
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Gattere, Gabriele
  • Darmanin, Jean Marie
  • Rizzini, Francesco

Abrégé

A microelectromechanical sensor device having a sensing structure with: a substrate; an inertial mass, suspended above the substrate and elastically coupled to a rotor anchoring structure by elastic coupling elements, to perform at least one inertial movement due to a quantity to be sensed; first sensing electrodes, integrally coupled to the inertial mass to be movable due to the inertial movement; and second sensing electrodes, fixed with respect to the quantity to be sensed, facing and capacitively coupled to the first sensing electrodes to form sensing capacitances having a value that is indicative of the quantity to be sensed. The second sensing electrodes are arranged in a suspended manner above the substrate and a compensation structure is configured to move the second sensing electrodes with respect to the first sensing electrodes and vary a facing distance thereof, in the absence of the quantity to be sensed, in order to compensate for a native offset of the sensing structure.

Classes IPC  ?

  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité

53.

TAGGED MEMORY OPERATED AT LOWER VMIN IN ERROR TOLERANT SYSTEM

      
Numéro d'application 18488581
Statut En instance
Date de dépôt 2023-10-17
Date de la première publication 2024-02-08
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • STMicroelectronics International N.V. (Suisse)
Inventeur(s)
  • Chawla, Nitin
  • Desoli, Giuseppe
  • Grover, Anuj
  • Boesch, Thomas
  • Singh, Surinder Pal
  • Ayodhyawasi, Manuj

Abrégé

A memory array arranged as a plurality of memory cells. The memory cells are configured to operate at a determined voltage. A memory management circuitry coupled to the plurality of memory cells tags a first set of the plurality of memory cells as low-voltage cells and tags a second set of the plurality of memory cells as high-voltage cells. A power source provides a low voltage to the first set of memory cells and provides a high voltage to the second set of memory cells based on the tags.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement
  • G06N 3/08 - Méthodes d'apprentissage

54.

MICROPRISM AND MICROLENS ARRAY FOR USE IN LIDAR SYSTEM

      
Numéro d'application 17882173
Statut En instance
Date de dépôt 2022-08-05
Date de la première publication 2024-02-08
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Fincato, Antonio

Abrégé

A LIDAR optical unit includes a photonic-integrated-circuit (PIC) affixed to a carrier. The PIC includes an input coupler and an array of output couplers, with a switchable optical network connecting the input coupler to different selected ones of the array of output couplers. A laser source is mounted to the PIC adjacent the input coupler such that laser light generated by the laser source is injected into the input coupler. An optical stack is mounted to the PIC adjacent the array of output couplers to receive laser light extracted from the switchable optical network by the array of output couplers. The optical stack includes an array of microlenses positioned so that a bottom surface thereof is mounted to the PIC, and an array of microprisms is stacked on the array of microlenses so that a bottom surface thereof is mounted to a top surface of the array of microlenses.

Classes IPC  ?

  • G01S 7/481 - Caractéristiques de structure, p.ex. agencements d'éléments optiques
  • G02B 6/42 - Couplage de guides de lumière avec des éléments opto-électroniques
  • G02B 6/12 - OPTIQUE ÉLÉMENTS, SYSTÈMES OU APPAREILS OPTIQUES - Détails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p.ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré
  • G01S 7/497 - Moyens de contrôle ou de calibrage

55.

DEVICE PICK-UP DETECTION

      
Numéro d'application 17882206
Statut En instance
Date de dépôt 2022-08-05
Date de la première publication 2024-02-08
Propriétaire STMICROELECTRONICS S.R.L. (Italie)
Inventeur(s)
  • Rivolta, Stefano Paolo
  • Mura, Roberto

Abrégé

The present disclosure is directed to pick-up state detection for an electronic device, such as a laptop. In a pick-up state, the device is picked or lifted up from a surface, such as a table. A power state of the device is adjusted in response to detecting the pick-up state. For example, the device is in a hibernate state while set on the table, and is switched to a working state in response to detecting the pick-up state.

Classes IPC  ?

  • G06F 3/0346 - Dispositifs de pointage déplacés ou positionnés par l'utilisateur; Leurs accessoires avec détection de l’orientation ou du mouvement libre du dispositif dans un espace en trois dimensions [3D], p.ex. souris 3D, dispositifs de pointage à six degrés de liberté [6-DOF] utilisant des capteurs gyroscopiques, accéléromètres ou d’inclinaiso
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G01P 15/18 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération dans plusieurs dimensions
  • G06F 1/16 - TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES - Détails non couverts par les groupes et - Détails ou dispositions de structure

56.

METHOD OF MANUFACTURING SEMICONDUCTOR DEVICES AND CORRESPONDING SEMICONDUCTOR DEVICE

      
Numéro d'application 18223838
Statut En instance
Date de dépôt 2023-07-19
Date de la première publication 2024-02-01
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Halicki, Damian
  • Derai, Michele

Abrégé

Semiconductor devices of the type currently referred to as a System in a Package (SiP) and having embedded therein a transformer are produced by embedding at least one semiconductor chip in an insulating encapsulation at a first portion thereof. Over a second portion thereof at least partly non-overlapping with the first portion, a stacked structure is formed including multiple layers of electrically insulating material as well as respective patterns of electrically conductive material. The respective patterns of electrically conductive material have: a planar coil geometry for providing electrically conductive coils such as the windings of a transformer and a geometrical distribution providing electrically conductive connections to one or more semiconductor chips.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

57.

METHODS OF MANUFACTURING SEMICONDUCTOR DEVICES AND CORRESPONDING SEMICONDUCTOR PRODUCTS

      
Numéro d'application 18224805
Statut En instance
Date de dépôt 2023-07-21
Date de la première publication 2024-02-01
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Cecchetto, Luca
  • Merlini, Alessandra Piera
  • Addesa, Gabriella

Abrégé

A semiconductor chip has a top metal layer with a passivation over an outer surface and including a first region and a second region. The passivation is fully removed from the first region and a contact layer for electrical wafer sorting probes is formed over the first region having the passivation fully removed therefrom. The passivation is initially only partly removed from the second region to protect the top met layer. Later, a remaining portion of the passivation is fully removed at the second region. Then, top metal layer at the second region provides a growth region for growing electrically conductive material over the second region.

Classes IPC  ?

  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

58.

LOW-DROPOUT VOLTAGE REGULATOR CIRCUIT AND CORRESPONDING METHOD OF OPERATION

      
Numéro d'application 18224897
Statut En instance
Date de dépôt 2023-07-21
Date de la première publication 2024-02-01
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Ferlito, Umberto
  • Vaiana, Michele
  • Bruno, Giuseppe
  • Grasso, Alfio Dario

Abrégé

A low-drop out voltage regulator includes a pass element arranged between an input terminal and an output terminal, a feedback network configured to produce a feedback voltage derived from an output voltage, and an error amplifier configured to drive the pass element as a function of a difference between the feedback voltage and a reference voltage. An output transistor coupled in series with the pass element is controlled by a mode selection circuit. In response to assertion of a mode selection signal, the mode selection circuit turns on the output transistor to sink a current with a controlled magnitude from the output node. In response to de-assertion of the mode selection signal, the mode selection circuit sinks a current with a controlled magnitude from a control terminal of the output transistor to turn off the output transistor at a controlled rate.

Classes IPC  ?

  • G05F 1/565 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final sensible à une condition du système ou de sa charge en plus des moyens sensibles aux écarts de la sortie du système, p.ex. courant, tension, facteur de puissance
  • G05F 1/575 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final caractérisé par le circuit de rétroaction

59.

METHOD OF OPERATING HARD DISK DRIVES AND CORRESPONDING CONTROL CIRCUIT

      
Numéro d'application 18354797
Statut En instance
Date de dépôt 2023-07-19
Date de la première publication 2024-02-01
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Galbiati, Ezio
  • Boscolo Berto, Michele
  • Maiocchi, Giuseppe
  • Ricci, Maurizio

Abrégé

An embodiment method includes rectifying a back electromotive force of a spindle motor in a hard disk drive and energizing a voice coil motor in the hard disk drive using the rectified back electromotive force of the spindle motor via a voice coil motor power stage to retract a head of the hard disk drive to a park position. The head is retracted by moving the head towards the park position during a first retract phase and retaining the head in the park position during a second retract phase by applying a bias voltage to the voice coil motor power stage during a bias interval of the second retract phase. The method also includes producing a saturation signal indicative of onset of saturation in the voice coil motor power stage and controlling the bias voltage during the second retract phase.

Classes IPC  ?

  • G11B 5/54 - Disposition ou montage des têtes par rapport aux supports d'enregistrement comportant des dispositions pour amener la tête dans sa position de travail, pour l'en écarter ou pour la déplacer en travers des pistes
  • H02P 7/025 - Dispositions pour réguler ou commander la vitesse ou le couple de moteurs électriques à courant continu les moteurs à courant continu étant du type linéaire les moteurs à courant continu étant du type à bobine mobile, p.ex. moteurs de bobine acoustique

60.

CONTROL CIRCUIT FOR AN ELECTRONIC CONVERTER, RELATED INTEGRATED CIRCUIT, ELECTRONIC CONVERTER AND METHOD

      
Numéro d'application 18360598
Statut En instance
Date de dépôt 2023-07-27
Date de la première publication 2024-02-01
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s) Cacciotto, Fabio

Abrégé

A control circuit for a switching stage of an electronic converter is described. The control circuit includes a driver circuit configured to generate one or more drive signals as a function of a Pulse-Width Modulation, PWM, signal and a PWM signal generator circuit configured to generate the PWM signal. A first comparator asserts a comparison signal when a feedback signal having a voltage being indicative of a current flowing through an inductance of the switching stage is greater than a reference signal. In response to a clock signal, a storage element asserts the PWM signal, whereby the clock signal indicates the duration of the switching period of the PWM signal. Conversely, in response to determining that the comparison signal is asserted, the storage element de-asserts the PWM signal. Specifically, the reference signal is generated as a function of the voltage at a capacitance. For this purpose, a further comparator asserts a further comparison signal, when a feedback signal having a voltage being indicative of an output quantity is smaller than the reference voltage. Moreover, a charge and discharge circuit charges the capacitance when the further comparison signal is de-asserted, and discharges the capacitance when the further comparison signal is asserted.

Classes IPC  ?

  • H02M 1/088 - Circuits spécialement adaptés à la production d'une tension de commande pour les dispositifs à semi-conducteurs incorporés dans des convertisseurs statiques pour la commande simultanée de dispositifs à semi-conducteurs connectés en série ou en parallèle
  • H02M 3/157 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation avec commande numérique
  • H03K 7/08 - Modulation de durée ou de largeur
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

61.

METHOD OF MANUFACTURING SEMICONDUCTOR DEVICES, CORRESPONDING SUBSTRATE AND SEMICONDUCTOR DEVICE

      
Numéro d'application 18224701
Statut En instance
Date de dépôt 2023-07-21
Date de la première publication 2024-02-01
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Vitello, Dario

Abrégé

A semiconductor die mounting substrate, such as a pre-molded leadframe, is provided with die pads, wherein each die pad has opposed first and second surfaces as well as tie bars projecting therefrom. Semiconductor dice are mounted at the first surface of the die pads. A molding encapsulation material surrounds the semiconductor dice mounted at the first surface of the die pads to produce semiconductor devices, with the semiconductor devices being mutually coupled via the tie bars. The tie bars are then cut transverse to their longitudinal direction at an intermediate singulation location to singulate the semiconductor devices into individual semiconductor devices. The tie bars have a hollowed-out portion with a channel-shaped cross-sectional profile at the intermediate singulation location. Easier-to-cut tie bars can be provided without impairing their stiffness in comparison with tie bars having full rectangular/square cross-sectional shapes.

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

62.

CURRENT SENSING CIRCUIT AND HARD DISK DRIVE INCLUDING SAME

      
Numéro d'application 18343868
Statut En instance
Date de dépôt 2023-06-29
Date de la première publication 2024-02-01
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Galbiati, Ezio

Abrégé

A circuit includes a set of input nodes configured to be coupled to respective ones of the windings of a spindle motor in a hard disk drive to sense the voltages applied to the windings. A set of output nodes is configured to provide output signals indicative of direction of flow of the currents through the windings. Level shifters are coupled to respective input nodes in the set of input nodes and have level-shifted output nodes configured to provide down-shifted replicas of the voltages at the respective input nodes in the set of input nodes. Flip-flops have inputs coupled to respective ones of the level-shifted output nodes of the level shifters and outputs configured to provide the output signals coupled to respective output nodes.

Classes IPC  ?

  • G11B 21/02 - Entraînement ou déplacement des têtes
  • G11B 25/04 - Appareils caractérisés par la forme du support d'enregistrement employé mais non spécifiques du procédé d'enregistrement ou de reproduction utilisant des supports d'enregistrement plats, p.ex. disques, cartes
  • G11B 27/36 - Contrôle, c. à d. surveillance du déroulement de l'enregistrement ou de la reproduction

63.

GAS SENSOR DEVICE FOR DETECTING GASES WITH LARGE MOLECULES

      
Numéro d'application 18485072
Statut En instance
Date de dépôt 2023-10-11
Date de la première publication 2024-02-01
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • STMICROELECTRONICS PTE LTD (Singapour)
Inventeur(s)
  • Brahem, Malek
  • Majeri, Hatem
  • Le Neel, Olivier
  • Shankar, Ravi
  • Alessi, Enrico Rosario
  • Biancolillo, Pasquale

Abrégé

The present disclosure is directed to a gas sensor device that detects gases with large molecules (e.g., a gas with a molecular weight between 150 g/mol and 450 g/mol), such as siloxanes. The gas sensor device includes a thin film gas sensor and a bulk film gas sensor. The thin film gas sensor and the bulk film gas sensor each include a semiconductor metal oxide (SMO) film, a heater, and a temperature sensor. The SMO film of the thin film gas sensor is an thin film (e.g., between 90 nanometers and 110 nanometers thick), and the SMO film of the bulk film gas sensor is an thick film (e.g., between 5 micrometers and 20 micrometers thick). The gas sensor device detects gases with large molecules based on a variation between resistances of the SMO thin film and the SMO thick film.

Classes IPC  ?

  • G01N 33/00 - Recherche ou analyse des matériaux par des méthodes spécifiques non couvertes par les groupes
  • G01N 27/12 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance en recherchant la résistance d'un corps solide dépendant de la réaction avec un fluide
  • G01N 27/02 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance

64.

MICROELECTROMECHANICAL MEMBRANE TRANSDUCER WITH ACTIVE DAMPER

      
Numéro d'application 18487561
Statut En instance
Date de dépôt 2023-10-16
Date de la première publication 2024-02-01
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Giusti, Domenico
  • Quaglia, Fabio

Abrégé

A microelectromechanical membrane transducer includes: a supporting structure; a cavity formed in the supporting structure; a membrane coupled to the supporting structure so as to cover the cavity on one side; a cantilever damper, which is fixed to the supporting structure around the perimeter of the membrane and extends towards the inside of the membrane at a distance from the membrane; and a damper piezoelectric actuator set on the cantilever damper and configured so as to bend the cantilever damper towards the membrane in response to an electrical actuation signal.

Classes IPC  ?

  • B81B 7/00 - Systèmes à microstructure
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat
  • F16F 15/00 - Suppression des vibrations dans les systèmes; Moyens ou dispositions pour éviter ou réduire les forces de déséquilibre, p.ex. dues au mouvement

65.

METHOD FOR AUTO-ALIGNED MANUFACTURING OF A VDMOS TRANSISTOR, AND AUTO-ALIGNED VDMOS TRANSISTOR

      
Numéro d'application 18323317
Statut En instance
Date de dépôt 2023-05-24
Date de la première publication 2024-01-25
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s) Enea, Vincenzo

Abrégé

A MOS transistor, in particular a vertical channel transistor, includes a semiconductor body housing a body region, a source region, a drain electrode and gate electrodes. The gate electrodes extend in corresponding recesses which are symmetrical with respect to an axis of symmetry of the semiconductor body. The transistor also has spacers which are also symmetrical with respect to the axis of symmetry. A source electrode extends in electrical contact with the source region at a surface portion of the semiconductor body surrounded by the spacers and is in particular adjacent to the spacers. During manufacture the spacers are used to form in an auto-aligning way the source electrode which is symmetrical with respect to the axis of symmetry and equidistant from the gate electrodes.

Classes IPC  ?

  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/3065 - Gravure par plasma; Gravure au moyen d'ions réactifs
  • H01L 21/308 - Traitement chimique ou électrique, p.ex. gravure électrolytique en utilisant des masques
  • H01L 29/40 - Electrodes

66.

DYNAMIC CURRENT SCALING OF A REGULATOR

      
Numéro d'application 18475678
Statut En instance
Date de dépôt 2023-09-27
Date de la première publication 2024-01-25
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Marchese, Carmela
  • Bassoli, Rossella

Abrégé

A method and apparatus for performing dynamic current scaling of an input current of a voltage regulator are provided. The method and apparatus allow tuning current consumption in various applications, calculating a duration of an activity phase in which various algorithms are executed and activating dynamic current scaling of a regulator if the activity duration is shorter than a programmable threshold. A controller receives a threshold for an activity duration and a window size in which to evaluate the activity duration.

Classes IPC  ?

  • G05F 1/10 - Régulation de la tension ou de l'intensité
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation

67.

DUAL-OPERATING ACCELEROMETER

      
Numéro d'application 18480358
Statut En instance
Date de dépôt 2023-10-03
Date de la première publication 2024-01-25
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Rizzini, Francesco
  • Manca, Nicolo'
  • Dall'Oglio, Cristian

Abrégé

The present disclosure is directed to micro-electromechanical system (MEMS) accelerometers that are configured for a user interface mode and a true wireless stereo (TWS) mode of an audio device. The accelerometers are fabricated with specific electromechanical parameters, such as mass, stiffness, active capacitance, and bonding pressure. As a result of the specific electromechanical parameters, the accelerometers have a resonance frequency, quality factor, sensitivity, and Brownian noise density that are suitable for both the user interface mode and the TWS mode.

Classes IPC  ?

  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité
  • B81B 7/02 - Systèmes à microstructure comportant des dispositifs électriques ou optiques distincts dont la fonction a une importance particulière, p.ex. systèmes micro-électromécaniques (SMEM, MEMS)
  • G01P 15/18 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération dans plusieurs dimensions

68.

CONTROL METHOD AND CIRCUIT FOR PHASE SHIFT REGULATION OF INTERLEAVED CONVERTERS AT VARIABLE SWITCHING FREQUENCY

      
Numéro d'application 17872579
Statut En instance
Date de dépôt 2022-07-25
Date de la première publication 2024-01-25
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Messina, Sebastiano
  • Torrisi, Marco

Abrégé

Uncompensated upper and lower reference-currents are generated for first and second branches of a high-frequency half-bridge within an interleaved-totem-pole PFC. A first control-signal for the first branch is generated from comparison between an inductor-current and uncompensated reference-currents for the first branch, a first timing-reference is generated from the first control-signal from a number of active branches, a compensated upper reference-current is generated for the second branch by adding a first compensation-current to the uncompensated upper reference-current for the second branch, a compensated lower reference-current is generated for the second branch by subtracting the first compensation-current from the uncompensated lower reference-current for the second branch, a second control-signal is generated for the second branch from the compensated reference-currents for the second branch, a first timing-difference is generated from a phase-difference between the first and second control-signals, and the first compensation-current is generated from a difference between the first timing-reference and timing-difference.

Classes IPC  ?

  • H02M 1/42 - Circuits ou dispositions pour corriger ou ajuster le facteur de puissance dans les convertisseurs ou les onduleurs
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

69.

Waveform generator using a waveform coding scheme for both long states and toggle states

      
Numéro d'application 17895671
Numéro de brevet 11881875
Statut Délivré - en vigueur
Date de dépôt 2022-08-25
Date de la première publication 2024-01-23
Date d'octroi 2024-01-23
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Passi, Stefano
  • Bardelli, Roberto Giorgio

Abrégé

A memory includes a sequence of memory locations storing a corresponding sequence of state codes that specifying the shape of a waveform. The sequence of state codes is read from the memory and decoded by a long and toggle decoder circuit. The decoding operation generates a sequence of signal codes. When the state code is a long code, the sequence of signal codes includes same signal codes corresponding to a signal level of the waveform. When the state code is a toggle code, the sequence of signal codes includes a first signal code corresponding to one signal level of the waveform and a second signal code corresponding to another signal level of the waveform. A signal decode circuit then decodes the signal codes in the sequence of signal codes to generate the waveform for output which includes the signal levels corresponding to the decoded signal codes.

Classes IPC  ?

  • H04B 1/04 - Circuits
  • H04B 11/00 - Systèmes de transmission utilisant des ondes ultrasonores, sonores ou infrasonores

70.

MEMS MIRROR DEVICE WITH PIEZOELECTRIC ACTUATION AND MANUFACTURING PROCESS THEREOF

      
Numéro d'application 18220554
Statut En instance
Date de dépôt 2023-07-11
Date de la première publication 2024-01-18
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Merli, Massimiliano
  • Carminati, Roberto
  • Boni, Nicolo'
  • Costantini, Sonia
  • Prelini, Carlo Luigi

Abrégé

Disclosed herein is a micro-electro-mechanical mirror device having a fixed structure defining an external frame delimiting a cavity, a tiltable structure extending into the cavity, a reflecting surface carried by the tiltable structure and having a main extension in a horizontal plane, and an actuation structure coupled between the tiltable structure and the fixed structure. The actuation structure is formed by a first pair of actuation arms causing rotation of the tiltable structure around a first axis parallel to the horizontal plane. The actuation arms are elastically coupled to the tiltable structure through elastic coupling elements and are each formed by a bearing structure and a piezoelectric structure. The bearing structure of each actuation arm is formed by a soft region of a first material and the elastic coupling elements are formed by a bearing layer of a second material, the second material having greater stiffness than the first material.

Classes IPC  ?

  • G02B 26/08 - Dispositifs ou dispositions optiques pour la commande de la lumière utilisant des éléments optiques mobiles ou déformables pour commander la direction de la lumière
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat

71.

HEMT TRANSISTOR INCLUDING AN IMPROVED GATE REGION AND RELATED MANUFACTURING PROCESS

      
Numéro d'application 18477372
Statut En instance
Date de dépôt 2023-09-28
Date de la première publication 2024-01-18
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Iucolano, Ferdinando
  • Tringali, Cristina

Abrégé

An HEMT includes a semiconductor body, which includes a semiconductor heterostructure, and a conductive gate region. The gate region includes: a contact region, which is made of a first metal material and contacts the semiconductor body to form a Schottky junction; a barrier region, which is made of a second metal material and is set on the contact region; and a top region, which extends on the barrier region and is made of a third metal material, which has a resistivity lower than the resistivity of the first metal material. The HEMT moreover comprises a dielectric region, which includes at least one front dielectric subregion, which extends over the contact region, delimiting a front opening that gives out onto the contact region; and wherein the barrier region extends into the front opening and over at least part of the front dielectric subregion.

Classes IPC  ?

  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p.ex. condensation
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/47 - Electrodes à barrière de Schottky
  • H01L 29/66 - Types de dispositifs semi-conducteurs

72.

TIME BASED PREDICTIVE MAINTENANCE FOR CAPACITIVE LOADS IN FACTORY AUTOMATION APPLICATIONS

      
Numéro d'application 17866701
Statut En instance
Date de dépôt 2022-07-18
Date de la première publication 2024-01-18
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Ragonese, Domenico
  • Marano, Vincenzo
  • Di Genova, Giuseppe Antonio
  • Minieri, Marco

Abrégé

Disclosed herein is a system including a power transistor having a first conduction terminal coupled to a supply node, a second conduction terminal coupled to an output node, and a control terminal controlled by a drive signal. The system further includes a driver configured to receive an input voltage from an external component and generate the drive signal based thereupon, and a sense circuit. The sense circuit is configured to, when the power transistor is powering a load coupled to the output node: detect whether the power transistor has entered an overload condition, and if so, determine a duration of time that the power transistor is in the overload condition; and assert a diagnostic signal in response to the duration of time being outside of a time window.

Classes IPC  ?

  • G05F 1/573 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final sensible à une condition du système ou de sa charge en plus des moyens sensibles aux écarts de la sortie du système, p.ex. courant, tension, facteur de puissance à des fins de protection avec détecteur de surintensité

73.

INTEGRATED SENSOR AND METHOD OF TIMING MONITORING IN AN INTEGRATED SENSOR

      
Numéro d'application 18348993
Statut En instance
Date de dépôt 2023-07-07
Date de la première publication 2024-01-18
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s) Quartiroli, Matteo

Abrégé

The integrated sensor has a clock which provides a clock signal having a clock frequency; a digital detector which detects a power grid signal and generates a reference digital signal indicative of the power grid signal and having a sample rate which is a function of the clock frequency; and a timing monitoring stage which receives the reference digital signal and a nominal signal indicative of a nominal timing of the reference digital signal. The timing monitoring stage also compares the reference digital signal with the nominal signal and, in response, provides an error signal indicative of a timing error between the reference digital signal and the nominal signal.

Classes IPC  ?

  • G01R 29/12 - Mesure du champ électrostatique
  • G01R 23/02 - Dispositions pour procéder à la mesure de fréquences, p.ex. taux de répétition d'impulsions; Dispositions pour procéder à la mesure de la période d'un courant ou d'une tension

74.

SWITCHING POWER STAGE CIRCUIT ARRANGEMENT WITH CYCLE-BY-CYCLE PROTECTION AGAINST OVER-CURRENTS AND CORRESPONDING SWITCHING METHOD

      
Numéro d'application 18214751
Statut En instance
Date de dépôt 2023-06-27
Date de la première publication 2024-01-11
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Botti, Edoardo
  • Gonano, Giovanni
  • Raimondi, Marco

Abrégé

A half bridge switching power stage includes high/low side switches driven in response to a cycle-by-cycle protected driving signal derived from a PWM signal. Signals indicative of detected over-currents at said high/low side switches are processed to output the cycle-by-cycle protected driving signal, when the signal indicative of the detected over-current indicates, during a time interval within which the high/low side switch is turned on, that current flowing in the turned on high/low side switch crosses a given threshold, as an inverted PWM signal by turning off the turned on high/low side switch, and otherwise outputting said cycle-by-cycle protected driving signal as a not inverted PWM signal. An anomaly detection circuit receives the signals indicative of the over-current and switches off both the high/low side switches when an anomaly is detected in a pattern of over-current events in the signals indicative of the over-current.

Classes IPC  ?

  • H02M 1/32 - Moyens pour protéger les convertisseurs autrement que par mise hors circuit automatique
  • H02M 3/157 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation avec commande numérique
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation
  • H03F 3/217 - Amplificateurs de puissance de classe D; Amplificateurs à commutation

75.

DETECTION STRUCTURE FOR A MEMS ACCELEROMETER HAVING IMPROVED PERFORMANCES AND MANUFACTURING PROCESS THEREOF

      
Numéro d'application 18334296
Statut En instance
Date de dépôt 2023-06-13
Date de la première publication 2024-01-11
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Gattere, Gabriele
  • Rizzini, Francesco
  • Vercesi, Federico

Abrégé

The detection structure for a MEMS accelerometer is formed by a substrate; a first movable mass and a second movable mass which extend at a distance from each other, suspended on the substrate and which are configured to undergo a movement, with respect to the substrate, in response to an acceleration. The detection structure also has a first movable electrode integral with the first movable mass; a second movable electrode integral with the second movable mass; a first fixed electrode integral with the substrate and configured to form, with the first movable electrode, a first variable capacitor; and a second fixed electrode integral with the substrate and configured to form, with the second movable electrode, a second variable capacitor. The detection structure has an insulation region, of electrically insulating material, which is suspended on the substrate and extends between the first movable mass and the second movable mass.

Classes IPC  ?

  • B81B 7/02 - Systèmes à microstructure comportant des dispositifs électriques ou optiques distincts dont la fonction a une importance particulière, p.ex. systèmes micro-électromécaniques (SMEM, MEMS)
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat

76.

MEMS DEVICE COMPRISING A DEFORMABLE STRUCTURE AND MANUFACTURING PROCESS OF THE MEMS DEVICE

      
Numéro d'application 18341565
Statut En instance
Date de dépôt 2023-06-26
Date de la première publication 2024-01-11
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Riani, Manuel
  • Gattere, Gabriele
  • Vercesi, Federico

Abrégé

A MEMS device comprising: a semiconductor body defining a main cavity and forming an anchorage structure; and a first deformable structure having a first end and a second end that are opposite to one another along a first axis, the first deformable structure being fixed to the anchorage structure via the first end so as to be suspended over the main cavity. The second end is configured to oscillate, with respect to the anchorage structure, along a second axis. The first deformable structure comprises a main body having a first outer surface and a second outer surface, and a piezoelectric structure, which extends over the first outer surface. The main body comprises a bottom portion and a top portion that delimit along the second axis a first buried cavity aligned with the piezoelectric structure along the second axis, wherein a maximum thickness of the top portion of the main body along the second axis is smaller than a minimum thickness of the bottom portion of the main body along the second axis.

Classes IPC  ?

  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat

77.

POWER MOSFET DEVICE WITH ISOLATED GATE STRUCTURE AND MANUFACTURING PROCESS THEREOF

      
Numéro d'application 18345767
Statut En instance
Date de dépôt 2023-06-30
Date de la première publication 2024-01-11
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Saggio, Mario Giuseppe
  • Camalleri, Cateno Marco
  • Guarnera, Alfio

Abrégé

A power MOSFET device includes a semiconductor body having a first main surface. The semiconductor body includes an active area facing the first main surface. The power MOSFET device includes an isolated-gate structure, which extends over the active area and includes a gate-oxide layer, which is made of insulating material and extends over the first main surface, and a gate region buried in the gate-oxide layer so as to be electrically insulated from the semiconductor body. The gate region includes a gate layer of polysilicon and at least one first silicide electrical-modulation region and one second silicide electrical-modulation region, which extend in the gate layer so as to face a top surface of the gate layer and to be arranged alongside one another and spaced apart from one another in a first plane.

Classes IPC  ?

  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/04 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives les dispositifs présentant au moins une barrière de potentiel ou une barrière de surface, p.ex. une jonction PN, une région d'appauvrissement, ou une région de concentration de porteurs de charges
  • H01L 29/66 - Types de dispositifs semi-conducteurs

78.

METHOD OF MANUFACTURING A STATOR FOR AN ELECTRIC MOTOR, STATOR, AND ELECTRIC MOTOR

      
Numéro d'application 18345863
Statut En instance
Date de dépôt 2023-06-30
Date de la première publication 2024-01-11
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Seghizzi, Luca
  • Vercesi, Federico
  • Longoni, Gianluca

Abrégé

A stator for an electric actuator or motor, including: a solid body; a ferromagnetic core region between the layers of semiconductor material, electrically insulated from the layers of semiconductor material; a plurality of conductive through vias through the solid body; a first plurality of conductive strips, which extend parallel to one another above the core; and a second plurality of conductive strips, which extend parallel to one another above the core and opposite to the first plurality of conductive strips; wherein the first plurality of conductive strips, the plurality of conductive through vias, and the second plurality of conductive strips form a winding or coil of the stator.

Classes IPC  ?

  • H02K 15/02 - Procédés ou appareils spécialement adaptés à la fabrication, l'assemblage, l'entretien ou la réparation des machines dynamo-électriques des corps statoriques ou rotoriques
  • H02K 15/00 - Procédés ou appareils spécialement adaptés à la fabrication, l'assemblage, l'entretien ou la réparation des machines dynamo-électriques

79.

PROBES FOR TESTING INTEGRATED ELECTRONIC CIRCUITS AND CORRESPONDING PRODUCTION METHOD

      
Numéro d'application 18371823
Statut En instance
Date de dépôt 2023-09-22
Date de la première publication 2024-01-11
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Pagani, Alberto

Abrégé

Cantilever probes are produced for use in a test apparatus of integrated electronic circuits. The probes are configured to contact corresponding terminals of the electronic circuits to be tested during a test operation. The probe bodies are formed of electrically conductive materials. On a lower portion of each probe body that, in use, is directed to the respective terminal to be contacted, an electrically conductive contact region is formed having a first hardness value equal to or greater than 300 HV; each contact region and the respective probe body form the corresponding probe.

Classes IPC  ?

  • G01R 3/00 - Appareils ou procédés spécialement adaptés à la fabrication des appareils de mesure
  • G01R 31/319 - Matériel de test, c. à d. circuits de traitement de signaux de sortie
  • G01R 1/067 - Sondes de mesure
  • G01R 1/073 - Sondes multiples

80.

ITERATION ENGINE FOR THE COMPUTATION OF LARGE KERNELS IN CONVOLUTIONAL ACCELERATORS

      
Numéro d'application 17859769
Statut En instance
Date de dépôt 2022-07-07
Date de la première publication 2024-01-11
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • STMicroelectronics International N.V. (Suisse)
Inventeur(s)
  • De Vita, Antonio
  • Boesch, Thomas
  • Desoli, Giuseppe

Abrégé

A convolutional accelerator includes a feature line buffer, a kernel buffer, a multiply-accumulate cluster, and iteration control circuitry. The convolutional accelerator, in operation, convolves a kernel with a streaming feature data tensor. The convolving includes decomposing the kernel into a plurality of sub-kernels and iteratively convolving the sub-kernels with respective sub-tensors of the streamed feature data tensor. The iteration control circuitry, in operation, defines respective windows of the streamed feature data tensors, the windows corresponding to the sub-tensors.

Classes IPC  ?

  • G06F 17/15 - Calcul de fonction de corrélation
  • G06F 7/544 - Méthodes ou dispositions pour effectuer des calculs en utilisant exclusivement une représentation numérique codée, p.ex. en utilisant une représentation binaire, ternaire, décimale utilisant des dispositifs non spécifiés pour l'évaluation de fonctions par calcul

81.

DC-DC CONVERTER CIRCUIT, CORRESPONDING METHOD OF OPERATION AND METHOD OF TRIMMING A DC-DC CONVERTER CIRCUIT

      
Numéro d'application 18214646
Statut En instance
Date de dépôt 2023-06-27
Date de la première publication 2024-01-04
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Rosa, Tommaso
  • Bertolini, Alessandro
  • Ramorini, Stefano
  • Cattani, Alberto

Abrégé

A DC-DC boost converter includes an input receiving an input voltage and an output producing an output voltage. A switching stage is formed by a low-side transistor arranged between a switching node and a ground node, and a high-side transistor arranged between the switching node and the output. The high-side transistor includes a body diode having an anode coupled to the switching node and a cathode coupled to the output. The converter is controlled in an asynchronous operation mode where the low-side transistor is driven alternately to a conductive state and a non-conductive state, and the high-side transistor is driven steadily to a non-conductive state. A variable load circuit is selectively coupled between the two output terminals when the converter is in the asynchronous operation mode in order to sink a load current having a value that is a function of a value of the input voltage.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique

82.

METHOD AND APPARATUS FOR SENSING INDUCTOR INPUT/OUTPUT CURRENT IN A DC-DC CONVERTER CIRCUIT

      
Numéro d'application 18369308
Statut En instance
Date de dépôt 2023-09-18
Date de la première publication 2024-01-04
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • La Pila, Marco
  • Platania, Giuseppe
  • Poletto, Vanni

Abrégé

A switching regulator circuit has a switching transistor actuated during a switching on phase of a duty cycle. The current flowing through an inductor of the switching regulator circuit is determined from sensing a transistor current flowing through the switching transistor during switching on phase and selectively charging a capacitor of a switched capacitor circuit dependent on a current sense signal during the switching on phase.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

83.

SEMICONDUCTOR DEVICE AND CORRESPONDING METHOD OF MANUFACTURE

      
Numéro d'application 18369652
Statut En instance
Date de dépôt 2023-09-18
Date de la première publication 2024-01-04
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Arrigoni, Alberto
  • Graziosi, Giovanni
  • Sanna, Aurora

Abrégé

Disclosed herein is a method for manufacturing a semiconductor product package. The method includes arranging a leadframe with one or more leads such that each lead has an inner end facing a portion of a die-pad, attaching a semiconductor chip to the die-pad, attaching a first electrically conductive mass to the die-pad such that it is aligned with the inner end of a lead protruding over the die-pad, attaching an electrical component to the first electrically conductive mass such that a longitudinal axis of the electrical component is arranged traverse to the die-pad, and coupling a second electrically conductive mass between a termination of the electrical component and the inner end of the lead.

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

84.

BIDIRECTIONAL DC/DC CONVERTER

      
Numéro d'application 17856657
Statut En instance
Date de dépôt 2022-07-01
Date de la première publication 2024-01-04
Propriétaire
  • STMicroelectronics (Rousset) SAS (France)
  • STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Poletto, Vanni
  • Pavlin, Antoine

Abrégé

In an embodiment, a phase circuit includes: a bidirectional output stage configured to be coupled between a first battery and a second battery; a memory configured to store a number of active phases, and an identifier; and a synchronization circuit configured to receive a first clock signal and determine a start time of a switching cycle of the bidirectional output stage based on the number of active phases, the identifier, and the first clock signal, where the phase circuit is configured to control the timing of the switching of the bidirectional output stage based on the start time.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • B60L 53/22 - PROPULSION DES VÉHICULES À TRACTION ÉLECTRIQUE; FOURNITURE DE L'ÉNERGIE ÉLECTRIQUE À L'ÉQUIPEMENT AUXILIAIRE DES VÉHICULES À TRACTION ÉLECTRIQUE; SYSTÈMES DE FREINS ÉLECTRODYNAMIQUES POUR VÉHICULES, EN GÉNÉRAL; SUSPENSION OU LÉVITATION MAGNÉTIQUES POUR VÉHICULES; CONTRÔLE DES PARAMÈTRES DE FONCTIONNEMENT DES VÉHICULES À TRACTION ÉLECTRIQUE; DISPOSITIFS ÉLECTRIQUES DE SÉCURITÉ POUR VÉHICULES À TRACTION ÉLECTRIQUE Échange d'éléments d’emmagasinage d'énergie dans les véhicules électriques caractérisés par des convertisseurs situés dans le véhicule - Détails de structure ou aménagements des convertisseurs de charge spécialement adaptés pour recharger des véhicules électriques
  • B60L 58/20 - Procédés ou agencements de circuits pour surveiller ou commander des batteries ou des piles à combustible, spécialement adaptés pour des véhicules électriques pour la surveillance et la commande des batteries de plusieurs modules de batterie ayant différentes tensions nominales

85.

MEMS GYROSCOPE WITH ENHANCED ROBUSTNESS AGAINST VIBRATIONS AND REDUCED DIMENSIONS

      
Numéro d'application 18339084
Statut En instance
Date de dépôt 2023-06-21
Date de la première publication 2024-01-04
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Falorni, Luca Giuseppe
  • Fedeli, Patrick
  • Gattere, Gabriele
  • Valzasina, Carlo
  • Carulli, Paola

Abrégé

MEMS gyroscope, having a first movable mass configured to move with respect to a fixed structure along a first drive direction and along a first sense direction, transverse to the first drive direction; a first drive assembly, coupled to the first movable mass and configured to generate a first alternate drive movement; a first drive elastic structure, coupled to the first movable mass and to the first drive assembly, rigid in the first drive direction and compliant in the first sense direction; a second movable mass, configured to move with respect to the fixed structure in a second drive direction parallel to the first drive direction and in a second sense direction parallel to the first sense direction; a second drive assembly, coupled to the second movable mass and configured to generate a second alternate drive movement in the second drive direction; and a second drive elastic structure, coupled to the second movable mass and to the second drive assembly, rigid in the second drive direction and compliant in the second sense direction.

Classes IPC  ?

  • G01C 19/5733 - Dispositifs sensibles à la rotation utilisant des masses vibrantes, p.ex. capteurs vibratoires de vitesse angulaire basés sur les forces de Coriolis utilisant des masses planaires vibrantes entraînées dans une vibration de translation le long d’un axe - Details de structure ou topologie
  • G01C 19/5712 - Dispositifs sensibles à la rotation utilisant des masses vibrantes, p.ex. capteurs vibratoires de vitesse angulaire basés sur les forces de Coriolis utilisant des masses entraînées dans un mouvement de rotation alternatif autour d'un axe les dispositifs comportant une structure micromécanique
  • G01C 19/5769 - Fabrication; Montage; Boîtiers

86.

ELECTRONIC DEVICE WITH REDUCED SWITCHING OSCILLATIONS

      
Numéro d'application 18468499
Statut En instance
Date de dépôt 2023-09-15
Date de la première publication 2024-01-04
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Cascino, Salvatore
  • Guarnera, Alfio
  • Saggio, Mario Giuseppe

Abrégé

The present disclosure is directed to an electronic device including a semiconductor body having a first electrical conductivity and provided with a front side; an active area of the semiconductor body, accommodating the source and gate regions of the electronic device and configured to accommodate, in use, a conductive channel of the electronic device; and an edge region of the electronic device, surrounding the active area. The edge region accommodates at least in part: i) an edge termination region, having a second electrical conductivity opposite to the first electrical conductivity, extending into the semiconductor body at the front side; and ii) a gate connection terminal of conductive material, electrically coupled to the gate region, extending on the front side partially superimposed on the edge termination region and capacitively coupled with a portion of the semiconductor body adjacent and external to the edge termination region.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/40 - Electrodes
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices

87.

CONTROL DEVICE FOR A SWITCHING VOLTAGE REGULATOR HAVING IMPROVED CONTROL PERFORMANCE AND CONTROL METHOD

      
Numéro d'application 18330754
Statut En instance
Date de dépôt 2023-06-07
Date de la première publication 2023-12-28
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Castorina, Stefano
  • Brigo, Elena
  • Floriani, Ivan

Abrégé

Provided is a control device is for a switching voltage regulator having a switching circuit. The control device receives input and output voltages of the switching circuit and a measurement signal indicative of a current of the switching circuit. The control device has: a feedback module that detects an error signal indicative of a difference between the output voltage and a nominal voltage, and provides a control signal as a function of the error signal; a threshold-correction module that provides offset and ramp signals; and a driving-signal generation module coupled to the feedback and threshold-correction modules, which receives the measurement signal, compares the measurement signal with a threshold and, in response, provides a modulated signal for driving the switching circuit. The threshold is a function of the control, offset and ramp signals. The threshold-correction module provides the offset signal as a function of the input or output voltages.

Classes IPC  ?

  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

88.

POWER MODULE FOR HALF-BRIDGE CIRCUIT WITH SCALABLE ARCHITECTURE AND IMPROVED LAYOUT

      
Numéro d'application 18331837
Statut En instance
Date de dépôt 2023-06-08
Date de la première publication 2023-12-28
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s) Savino, Sergio

Abrégé

A power module includes a support, a first control contact area on the support, a second control contact area on the support, a first electronic power device, a second electronic power device, a first clip, a second clip, a third clip, and a package embedding the support, the first and the second electronic power devices as well as partially the first, the second and the third clips. The first electronic power device has a first conduction pad electrically coupled to the first clip, a second conduction pad electrically coupled to the third clip, and a control pad coupled to the first control contact area. The second electronic power device has a first conduction pad electrically coupled to the third clip, a second conduction pad electrically coupled to the second clip, and a control pad coupled to the second control contact area.

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H02M 7/00 - Transformation d'une puissance d'entrée en courant alternatif en une puissance de sortie en courant continu; Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant alternatif

89.

POWER MOSFET DEVICE HAVING IMPROVED SAFE-OPERATING AREA AND ON RESISTANCE, MANUFACTURING PROCESS THEREOF AND OPERATING METHOD THEREOF

      
Numéro d'application 18335916
Statut En instance
Date de dépôt 2023-06-15
Date de la première publication 2023-12-28
Propriétaire STMICROELECTRONICS S.r.l. (Italie)
Inventeur(s)
  • Magri', Angelo
  • Fortuna, Stefania

Abrégé

A power MOSFET device includes an active area accommodating a first body region and a second body region having a first and, respectively, a second conductivity value. The second value is higher than the first value. A first channel region is disposed in the first body region between a first source region and a drain region, and the first channel region has and having a first channel length. A second channel region is disposed in the second body region between a second source region and the drain region, and the second channel region has and having a second channel length smaller than the first channel length. A first device portion, having a first threshold voltage, includes the first channel region, and a second device portion, having a second threshold voltage higher than the first threshold voltage, includes the second channel region.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/765 - Réalisation de régions isolantes entre les composants par effet de champ
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/40 - Electrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs

90.

NOISE SHAPER VARIABLE QUANTIZER

      
Numéro d'application 17846520
Statut En instance
Date de dépôt 2022-06-22
Date de la première publication 2023-12-28
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Stilgenbauer, Francesco

Abrégé

A signal processing circuit includes a filter generating a quantizer input signal from a noise shaping input signal and a quantizer output signal. A quantizer divides the quantizer input signal by a scaling factor to produce a noise shaping output signal and multiplies the noise shaping output signal by the scaling factor to produce the quantizer output signal. Receiver circuitry scales the quantizer output signal by a second scaling factor. A dynamic range optimization circuit compares a current value of the noise shaping input signal to a threshold value, lowers or raises the scaling factor in response to the comparison, and proportionally lowers or raises the scaling factor such that a ratio between the scaling factor and second scaling factor remains substantially constant.

Classes IPC  ?

  • H03M 1/06 - Compensation ou prévention continue de l'influence indésirable de paramètres physiques

91.

CENTRALIZED DIGITAL MUTE AND VOLUME CONTROL

      
Numéro d'application 17846586
Statut En instance
Date de dépôt 2022-06-22
Date de la première publication 2023-12-28
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Stilgenbauer, Francesco

Abrégé

An audio device includes a gain step selection circuit that receives a different requested gain value and an associated requested step size from each of a plurality of sources, compares each requested gain value to a same feedback gain value and generates a polarity based thereupon, performs step polarization on each requested step size as a function of the generated polarity therefor to thereby generate a plurality of step values, and outputs a least of the plurality of step values as an output step value. An accumulator circuit generates a current input gain value based upon the output step value and the feedback gain value, and then updates the feedback gain value to be equal to the current input gain value. A normalizing circuit multiplies an input data value by the current input gain value and applies a truncation function to a result thereof to produce an output data value.

Classes IPC  ?

  • G06F 3/16 - Entrée acoustique; Sortie acoustique

92.

ACCELERATION OF 1X1 CONVOLUTIONS IN CONVOLUTIONAL NEURAL NETWORKS

      
Numéro d'application 17847817
Statut En instance
Date de dépôt 2022-06-23
Date de la première publication 2023-12-28
Propriétaire
  • STMICROELECTRONICS S.r.l. (Italie)
  • STMicroelectronics International N.V. (Suisse)
Inventeur(s)
  • Rossi, Michele
  • Boesch, Thomas
  • Desoli, Giuseppe

Abrégé

A convolutional accelerator includes a feature line buffer, a kernel buffer, a multiply-accumulate cluster, and mode control circuitry. In a first mode of operation, the mode control circuitry stores feature data in a feature line buffer and stores kernel data in a kernel buffer. The data stored in the buffers is transferred to the MAC cluster of the convolutional accelerator for processing. In a second mode of operation the mode control circuitry stores feature data in the kernel buffer and stores kernel data in the feature line buffer. The data stored in the buffers is transferred to the MAC cluster of the convolutional accelerator for processing. The second mode of operation may be employed to efficiently process 1×N kernels, where N is an integer greater than or equal to 1.

Classes IPC  ?

93.

SWITCHING CIRCUIT, CORRESPONDING DEVICE AND METHOD

      
Numéro d'application 18206331
Statut En instance
Date de dépôt 2023-06-06
Date de la première publication 2023-12-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Botti, Edoardo
  • Stilgenbauer, Francesco
  • Raimondi, Marco
  • Cussotto, Elena

Abrégé

A switching circuit includes first and second half bridges supplying an electrical load via filter networks. During alternate switching sequences a first transistor pair (high-side in one half bridge and low-side in the other half bridge) is switched to a non-conductive state, and a second transistor pair (high-side in the other half bridge and low-side in the one half bridge) is switched to a conductive state. A current flow line is provided by an inductance, a first switch and a second switch between outputs of the half bridges. In a medium-high power mode, the first and second switches are in the conductive state between switching the first pair of transistors to the non-conductive state and the second pair of transistors to the conductive state. In a low or quiescent power mode, switching the first and second switches to the conductive state is refrained due to application of a longer delay.

Classes IPC  ?

  • H03F 3/217 - Amplificateurs de puissance de classe D; Amplificateurs à commutation

94.

MICROELECTROMECHANICAL MIRROR DEVICE WITH PIEZOELECTRIC ACTUATION AND OPTIMIZED SIZE

      
Numéro d'application 18208464
Statut En instance
Date de dépôt 2023-06-12
Date de la première publication 2023-12-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Boni, Nicolo'
  • Carminati, Roberto
  • Merli, Massimiliano

Abrégé

A microelectromechanical device has a first tiltable mirror structure extending in a horizontal plane defined by first and second horizontal axes and includes a fixed structure defining a frame delimiting a cavity, a tiltable element carrying a reflecting region, elastically suspended above the cavity having first and second median axes of symmetry, elastically coupled to the frame by first and second coupling structures on opposite sides of the second horizontal axis. The first tiltable mirror structure has a driving structure coupled to the tiltable element to cause rotation around the first horizontal axis. The first tiltable mirror structure is asymmetrical with respect to the second horizontal axis and has, along the first horizontal axis, a first extension on a first side of the second horizontal axis, and a second extension greater than the first extension, on a second side of the second horizontal axis opposite to the first side.

Classes IPC  ?

  • G02B 26/08 - Dispositifs ou dispositions optiques pour la commande de la lumière utilisant des éléments optiques mobiles ou déformables pour commander la direction de la lumière
  • G02B 26/10 - Systèmes de balayage
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p.ex. comportant des membranes ou des lamelles élastiques

95.

OPTOELECTRONIC DEVICE

      
Numéro d'application 18209605
Statut En instance
Date de dépôt 2023-06-14
Date de la première publication 2023-12-21
Propriétaire
  • STMicroelectronics (Grenoble 2) SAS (France)
  • STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Steckel, Jonathan
  • Conti, Giovanni
  • L'Episcopo, Gaetano
  • Aleo, Mario Antonio

Abrégé

An optoelectronic device includes a backlight panel illuminating a display panel. The backlight panel includes an array of light emitting pixels, with each light emitting pixel including at least one subpixel formed by one or more light emitting diodes positioned on a substrate. At least one photodetector is positioned on the substrate and arranged to detect an amount of reflected light emitted by said subpixel and reflected by the display panel.

Classes IPC  ?

  • G02F 1/1335 - Association structurelle de cellules avec des dispositifs optiques, p.ex. des polariseurs ou des réflecteurs
  • H01L 31/173 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails structurellement associés, p.ex. formés dans ou sur un substrat commun, avec une ou plusieurs sources lumineuses électriques, p.ex. avec des sources lumineuses électroluminescentes, et en outre électriquement ou optiquement couplés avec lesdites sour le dispositif à semi-conducteur sensible au rayonnement étant commandé par la ou les sources lumineuses les sources lumineuses et les dispositifs sensibles au rayonnement étant tous des dispositifs semi-conducteurs caractérisés par au moins une barrière de potentiel ou de surface formés dans, ou sur un substrat commun
  • G02F 1/13357 - Dispositifs d'éclairage
  • H05B 45/325 - Modulation de la largeur des impulsions [PWM]
  • H05B 47/105 - Commande de la source lumineuse en réponse à des paramètres détectés
  • H05B 45/22 - Commande de la couleur de la lumière à l'aide d'un retour optique

96.

SEMICONDUCTOR DEVICE AND CORRESPONDING METHOD

      
Numéro d'application 18241414
Statut En instance
Date de dépôt 2023-09-01
Date de la première publication 2023-12-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Derai, Michele
  • Tiziani, Roberto

Abrégé

A semiconductor device comprises at least one semiconductor die electrically coupled to a set of electrically conductive leads, and package molding material molded over the at least one semiconductor die and the electrically conductive leads. At least a portion of the electrically conductive leads is exposed at a rear surface of the package molding material to provide electrically conductive pads. The electrically conductive pads comprise enlarged end portions extending at least partially over the package molding material and configured for coupling to a printed circuit board.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

97.

ONE-TIME PROGRAMMABLE MEMORY CONTROLLER, RELATED PROCESSING SYSTEM, INTEGRATED CIRCUIT AND METHOD

      
Numéro d'application 18325519
Statut En instance
Date de dépôt 2023-05-30
Date de la première publication 2023-12-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Fontana, Antonino Giuseppe
  • Guarnaccia, Giuseppe
  • Catalano, Stefano

Abrégé

In an embodiment a One-Time Programmable (OTP) memory controller includes a data register, a given number K of shadow-registers, wherein the number K is smaller than a given number N of memory slots of an OTP memory area, a communication interface configured to receive a read request requesting the data of a given memory slot and a control circuit configured to receive a preload start signal and a shadow-register preload enable signal, wherein the control circuit is configured to manage a preload phase and a data-read phase.

Classes IPC  ?

  • G06F 9/30 - Dispositions pour exécuter des instructions machines, p.ex. décodage d'instructions

98.

METHOD FOR MANUFACTURING A SIC ELECTRONIC DEVICE WITH REDUCED HANDLING STEPS, AND SIC ELECTRONIC DEVICE

      
Numéro d'application 18459273
Statut En instance
Date de dépôt 2023-08-31
Date de la première publication 2023-12-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s)
  • Rascuna', Simone
  • Badala', Paolo
  • Bassi, Anna
  • Saggio, Mario Giuseppe
  • Franco, Giovanni

Abrégé

A method for manufacturing an electronic device based on SiC includes forming a structural layer of SiC on a front side of a substrate. The substrate has a back side that is opposite to the front side along a direction. Active regions of the electronic device are formed in the structure layer, and the active regions are configured to generate or conduct electric current during the use of the electronic device. A first electric terminal is formed on the structure layer, and an intermediate layer is formed at the back side of the substrate. The intermediate layer is heated by a LASER beam in order to generate local heating such as to favor the formation of an ohmic contact of Titanium compounds. A second electric terminal of the electronic device is formed on the intermediate layer.

Classes IPC  ?

  • H01L 21/04 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives les dispositifs présentant au moins une barrière de potentiel ou une barrière de surface, p.ex. une jonction PN, une région d'appauvrissement, ou une région de concentration de porteurs de charges
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/47 - Electrodes à barrière de Schottky

99.

REVERSE BATTERY PROTECTION CIRCUIT

      
Numéro d'application 17844306
Statut En instance
Date de dépôt 2022-06-20
Date de la première publication 2023-12-21
Propriétaire
  • STMicroelectronics (China) Investment Co., Ltd. (Chine)
  • STMicroelectronics S.r.I. (Italie)
Inventeur(s)
  • Chen, Ping
  • Yan, Hui
  • Randazzo, Vincenzo
  • Marzo, Alberto
  • Re, Andrea Camillo

Abrégé

A circuit for reverse battery protection includes an isolation circuit and a control circuit. The isolation is circuit coupled between a gate output of an electronic fuse (E-fuse) and at least one external metal-oxide-semiconductor field-effect transistor (MOSFET). The E-fuse is coupled between a battery voltage pin and an external ground pin and further coupled to a microcontroller. The isolation circuit is configured to disconnect the gate output from the at least one external MOSFET when the battery is installed with reverse polarity. The control circuit is coupled between the external ground pin and the at least one external MOSFET. The control circuit is configured to turn on the at least one external MOSFET when the battery is installed with the reverse polarity.

Classes IPC  ?

  • H02H 7/18 - Circuits de protection de sécurité spécialement adaptés pour des machines ou appareils électriques de types particuliers ou pour la protection sectionnelle de systèmes de câble ou ligne, et effectuant une commutation automatique dans le cas d'un chan pour accumulateurs
  • H02H 1/00 - CIRCUITS DE PROTECTION DE SÉCURITÉ - Détails de circuits de protection de sécurité

100.

CLOCK GENERATOR CIRCUIT, CORRESPONDING DEVICE AND METHOD

      
Numéro d'application 18326582
Statut En instance
Date de dépôt 2023-05-31
Date de la première publication 2023-12-21
Propriétaire STMicroelectronics S.r.l. (Italie)
Inventeur(s) Vincenzoni, David

Abrégé

In an embodiment, a circuit includes cascaded delay units arranged in a chain, each delay unit having an input-to-output delay time, wherein a first delay unit in the chain is configured to receive an input signal for propagating along the delay units in the chain, logic circuitry coupled to delay units in the chain, the logic circuitry configured to generate a clock signal as a logic combination of signals input to and output from the delay units in the chain and feedback circuitry configured to supply to the first delay unit in the chain a feedback signal, the feedback circuitry including a first feedback signal path from a last delay unit in the chain to the first delay unit in the chain and a second feedback signal path from an intermediate delay unit in the chain to the first delay unit in the chain, the intermediate delay unit arranged between the first delay unit in the chain and the last delay unit in the chain.

Classes IPC  ?

  • H03K 5/14 - Dispositions ayant une sortie unique et transformant les signaux d'entrée en impulsions délivrées à des intervalles de temps désirés par l'utilisation de lignes à retard
  • H03K 19/20 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion caractérisés par la fonction logique, p.ex. circuits ET, OU, NI, NON
  • H03L 7/081 - Commande automatique de fréquence ou de phase; Synchronisation utilisant un signal de référence qui est appliqué à une boucle verrouillée en fréquence ou en phase - Détails de la boucle verrouillée en phase avec un déphaseur commandé additionnel
  1     2     3     ...     37        Prochaine page