Yangtze Memory Technologies Co., Ltd.

Chine

Retour au propriétaire

1-100 de 1 926 pour Yangtze Memory Technologies Co., Ltd. Trier par
Recheche Texte
Affiner par
Type PI
        Brevet 1 862
        Marque 64
Juridiction
        États-Unis 1 176
        International 718
        Europe 22
        Canada 10
Date
Nouveautés (dernières 4 semaines) 27
2024 avril (MACJ) 7
2024 mars 26
2024 février 19
2024 janvier 15
Voir plus
Classe IPC
H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U 579
H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET 420
H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U 275
G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS 231
H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif 211
Voir plus
Classe NICE
09 - Appareils et instruments scientifiques et électriques 55
42 - Services scientifiques, technologiques et industriels, recherche et conception 33
35 - Publicité; Affaires commerciales 32
40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau 1
41 - Éducation, divertissements, activités sportives et culturelles 1
Voir plus
Statut
En Instance 456
Enregistré / En vigueur 1 470
  1     2     3     ...     20        Prochaine page

1.

METHOD AND SYSTEM OF ERROR INJECTION FOR LOW-DENSITY PARITY-CHECK

      
Numéro d'application 17938557
Statut En instance
Date de dépôt 2022-10-06
Date de la première publication 2024-04-11
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Luo, Wen
  • Feng, Yufei

Abrégé

A method for verifying a low-density parity-check (LDPC) unit capable of being applied in a memory system can include receiving original data corresponding to a memory device, encoding the original data by the LDPC unit to be verified, injecting errors into the encoded original data by a data pattern for generating verifying data, and verifying a soft decode capability of the LDPC unit by utilizing the verifying data. The data pattern can include the errors generated by threshold voltage (Vth) distributions interlaced between two neighboring logic states of 2n logic states of the memory device. The method and system can provide an error injection to accurately and efficiently verify a LDPC soft decode capability of the LDPC unit, decrease errors, increase error correction accuracy and efficiency, more accurately model actual threshold voltage (Vth) distributions, increase flexibility, increase speed, increase performance, and reduce firmware overhead.

Classes IPC  ?

  • H03M 13/11 - Détection d'erreurs ou correction d'erreurs transmises par redondance dans la représentation des données, c.à d. mots de code contenant plus de chiffres que les mots source utilisant un codage par blocs, c.à d. un nombre prédéterminé de bits de contrôle ajouté à un nombre prédéterminé de bits d'information utilisant plusieurs bits de parité
  • H03M 13/00 - Codage, décodage ou conversion de code pour détecter ou corriger des erreurs; Hypothèses de base sur la théorie du codage; Limites de codage; Méthodes d'évaluation de la probabilité d'erreur; Modèles de canaux; Simulation ou test des codes

2.

PROGRAMMING FOR THREE-DIMENSIONAL NAND MEMORY

      
Numéro d'application 18537263
Statut En instance
Date de dépôt 2023-12-12
Date de la première publication 2024-04-04
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Li, Haibo
  • Jin, Joohyun
  • Zhang, Chao

Abrégé

A memory device includes selected word lines coupled to first memory cells, a first group of unselected word lines coupled to second memory cells, a second group of unselected word lines coupled to third memory cells; and a peripheral circuit coupled to the selected word lines, the first group of unselected word lines, and the second group of unselected word lines. The peripheral circuit is configured to apply program voltages on the selected word lines, apply first pass voltages on the first group of unselected word lines; and apply second pass voltages on the second group of unselected word lines. A first maximum value of the first pass voltages is different from a second maximum value of the second pass voltages.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/14 - Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement
  • G11C 16/24 - Circuits de commande de lignes de bits
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention

3.

MEMORY DEVICE, OPERATING METHOD THEREOF, AND MEMORY SYSTEM

      
Numéro d'application CN2022136531
Numéro de publication 2024/066033
Statut Délivré - en vigueur
Date de dépôt 2022-12-05
Date de publication 2024-04-04
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) Guo, Xiaojiang

Abrégé

A memory device includes at least one memory cell array block and a control logic. The memory cell array block includes multiple layers of memory cells and word line layers provided corresponding to individual layers of memory cells. The memory cell array block is divided into at least two memory cell array subblocks, each memory cell array subblock comprising a number of layers of memory cells and word line layers provided corresponding to individual layers of memory cells. The control logic is coupled to the memory cell array block, and configured to: erase, read or program the memory cell array block using a block mode or a subblock mode, and when the memory cell array block is erased, read, or programmed under the subblock mode, determine, at least based on a state of one of the two memory cell array subblocks, an operation strategy of the other memory cell array subblock.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention

4.

MEMORY DEVICE, OPERATING METHOD THEREOF, AND MEMORY SYSTEM

      
Numéro d'application 18153843
Statut En instance
Date de dépôt 2023-01-12
Date de la première publication 2024-04-04
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s) Guo, Xiaojiang

Abrégé

A memory device includes at least one memory cell array block and a control logic. The memory cell array block includes multiple layers of memory cells and word line layers provided corresponding to individual layers of memory cells. The memory cell array block is divided into at least two memory cell array subblocks, each subblock comprising a number of layers of memory cells and word line layers provided corresponding to individual layers of memory cells. The control logic is coupled to the memory cell array block, and configured to: erase, read or program the memory cell array block using a block mode or a subblock mode, and when the memory cell array block is erased, read, or programmed under the subblock mode, determine, at least based on a state of one of the two memory cell array subblocks, an operation strategy of the other memory cell array subblock.

Classes IPC  ?

  • G11C 16/28 - Circuits de détection ou de lecture; Circuits de sortie de données utilisant des cellules de détection différentielle ou des cellules de référence, p.ex. des cellules factices
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/14 - Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement

5.

INTERCONNECT STRUCTURES OF THREE-DIMENSIONAL MEMORY DEVICES

      
Numéro d'application 18538755
Statut En instance
Date de dépôt 2023-12-13
Date de la première publication 2024-04-04
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Zhang, Kun
  • Song, Haojie
  • Bao, Kun
  • Xia, Zhiliang

Abrégé

Embodiments of 3D memory devices and methods for forming the same are disclosed. In an example, a 3D memory device includes a substrate, a memory stack, a channel structure, a channel local contact, a slit structure, and a staircase local contact. The memory stack includes interleaved conductive layers and dielectric layers above the substrate. The channel structure extends vertically through the memory stack. The channel local contact is above and in contact with the channel structure. The slit structure extends vertically through the memory stack. The staircase local contact is above and in contact with one of the conductive layers at a staircase structure on an edge of the memory stack. Upper ends of the channel local contact, the slit structure, and the staircase local contact are flush with one another.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 41/35 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région noyau de mémoire avec un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

6.

ERASING AND ERASING VERIFICATION FOR THREE-DIMENSIONAL NAND MEMORY

      
Numéro d'application 17950810
Statut En instance
Date de dépôt 2022-09-22
Date de la première publication 2024-04-04
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s) Huang, Kaijin

Abrégé

The present disclosure provides a method of erase and erase verification for a memory device. The method includes applying a first erase voltage to erase memory cells of the memory device. The first erase voltage is incrementally increased by a first erase step voltage until the memory cells pass an initial erase verification. The method also includes determining whether the memory cells pass or fail sub-erase verifications by applying sub-erase verification voltages. The method further includes applying a second erase voltage to erase the memory cells after the sub-erase verifications. The second erase voltage is increased from the first erase voltage by a second erase step voltage, which is smaller than the first erase step voltage and is determined according to whether the memory cells pass or fail the sub-erase verifications.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/16 - Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement pour effacer des blocs, p.ex. des réseaux, des mots, des groupes

7.

METHOD OF IMPROVING PROGRAM OPERATION SPEED IN 3D NAND SYSTEMS

      
Numéro d'application 17937016
Statut En instance
Date de dépôt 2022-09-30
Date de la première publication 2024-04-04
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Huang, Ying
  • Liu, Hongtao
  • Min, Yuanyuan
  • Wang, Junbao

Abrégé

Disclosed herein are memory device, method for program operations. In an aspect, a memory device comprises a memory configured to store a program code and a processor. The processor is configured to perform a first programming to a first cell of the memory device by incremental step pulse programming (ISPP) with a first step voltage. The processor is further configured to perform a second programming to a second cell of the memory device by ISPP with a second step voltage. The first step voltage is larger than the second step voltage. The first cell corresponds to a first target voltage and the second cell corresponds to a second target voltage. The first cell corresponds to a first target voltage and the second cell corresponds to a second target voltage.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/12 - Circuits de commutation de la tension de programmation

8.

NON-VOLATILE MEMORY DEVICES AND DATA ERASING METHODS

      
Numéro d'application 17950931
Statut En instance
Date de dépôt 2022-09-22
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Yang, Tao
  • Zhao, Dongxue
  • Liu, Lei
  • Zhang, Kun
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A method for data erasing of a non-volatile memory device is disclosed. The memory includes multiple memory cell strings each including a select gate transistor and multiple memory cells that are connected in series. The method comprises applying a step erase voltage to one memory cell string for an erase operation, the step erase voltage having a step-rising shaped voltage waveform. The method further comprises, during a period when the step erase voltage rises from an intermediate level to a peak level, raising a voltage of the select gate transistor from a starting level to a peak level, and raising a voltage of a predetermined region from a starting level to a peak level, such that a gate-induced drain leakage current is generated in the one memory cell string. The predetermined region is adjacent to the at least one select gate transistor and includes at least one memory cell.

Classes IPC  ?

  • G11C 16/16 - Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement pour effacer des blocs, p.ex. des réseaux, des mots, des groupes
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS

9.

MEMORY SYSTEM, SEMICONDUCTOR DEVICE AND FABRICATION METHOD THEREFOR

      
Numéro d'application 17951980
Statut En instance
Date de dépôt 2022-09-23
Date de la première publication 2024-03-28
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Wu, Linchun
  • Kong, Cuicui
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

Aspects of the disclosure provide a semiconductor device. The semiconductor device includes a stack of conductive layers and insulating layers stacked alternatingly in a first direction. The stack of conductive layers and insulating layers has a first side and a second side in the first direction. The semiconductor device then includes a semiconductor layer at the first side of the stack of conductive layers and insulating layers, and a first isolation structure extending through, in the first direction, the semiconductor layer and a subset of the stack of conductive layers and insulating layers. The subset of the stack of conductive layers and insulating layers includes a first conductive layer. The first isolation structure separates a first portion of the first conductive layer from a second portion of the first conductive layer.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,

10.

DOUBLE PROGRAM DEBUG METHOD FOR NAND MEMORY USING SELF-VERIFICATION BY INTERNAL FIRMWARE

      
Numéro d'application 18533007
Statut En instance
Date de dépôt 2023-12-07
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) He, Youxin

Abrégé

The present disclosure provides a method for programing flash memory devices. The method may include programming a selected page of the NAND flash memory device according to programming data. The selected page may include memory cells corresponding to a word line. The programming of the selected page may include programming operations with programming voltages applied on the word line and a read operation performed on the selected page.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/32 - Circuits de synchronisation

11.

OPENINGS LAYOUT OF THREE-DIMENSIONAL MEMORY DEVICE

      
Numéro d'application 18534480
Statut En instance
Date de dépôt 2023-12-08
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • He, Jia
  • Huang, Haihui
  • Liu, Fandong
  • Yang, Yaohua
  • Hong, Peizhen
  • Xia, Zhiliang
  • Huo, Zongliang
  • Feng, Yaobin
  • Chen, Baoyou
  • Cao, Qingchen

Abrégé

Embodiments of semiconductor devices and methods for forming the semiconductor devices are disclosed. In an example, a method for forming device openings includes forming a material layer over a first region and a second region of a substrate, the first region being adjacent to the second region, forming a mask layer over the material layer, the mask layer covering the first region and the second region, and forming a patterning layer over the mask layer. The patterning layer covers the first region and the second region and including openings corresponding to the first region. The plurality of openings includes a first opening adjacent to a boundary between the first region and the second region and a second opening further away from the boundary. Along a plane parallel to a top surface of the substrate, a size of the first opening is greater than a size of the second opening.

Classes IPC  ?

  • H10B 43/20 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/792 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée à isolant de grille à emmagasinage de charges, p.ex. transistor de mémoire MNOS
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

12.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application CN2022120958
Numéro de publication 2024/060219
Statut Délivré - en vigueur
Date de dépôt 2022-09-23
Date de publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Di
  • Zhang, Zhong
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang
  • Xie, Wei

Abrégé

In certain aspects, a method for forming a three-dimensional (3D) memory device is disclosed. A stack structure including interleaved first dielectric layers and second dielectric layers is formed. Channel structures extending through the first dielectric layers and the second dielectric layers in a first region of the stack structure are formed. All the second dielectric layers in the first region and parts of the second dielectric layers in a second region of the stack structure are replaced with conductive layers. Word line pick-up structures extending through the first dielectric layers and remainders of the second dielectric layers in the second region of the stack structure are formed at different depths, such that the word line pick-up structures are electrically connected to the conductive layers, respectively, in the second region of the stack structure.

Classes IPC  ?

  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données

13.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17968577
Statut En instance
Date de dépôt 2022-10-18
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Di
  • Zhang, Zhong
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang
  • Xie, Wei

Abrégé

In certain aspects, a three-dimensional (3D) memory device includes channel structures in a first region, word line pick-up structures in a dielectric portion of a second region, and word lines each extending in the first region and a conductive portion of the second region. The first region and the second region are arranged in a first direction. The dielectric portion and the conductive portion of the second region are arranged in a second direction perpendicular to the first direction. The word lines are discontinuous in the dielectric portion of the second region and are electrically connected to the word line pick-up structures, respectively.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 27/11519 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la configuration vue du dessus
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11565 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la configuration vue du dessus
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

14.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17968595
Statut En instance
Date de dépôt 2022-10-18
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Di
  • Zhang, Zhong
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang
  • Xie, Wei

Abrégé

In certain aspects, a method for forming a three-dimensional (3D) memory device is disclosed. A stack structure including interleaved first dielectric layers and second dielectric layers is formed. Channel structures extending through the first dielectric layers and the second dielectric layers in a first region of the stack structure are formed. All the second dielectric layers in the first region and parts of the second dielectric layers in a second region of the stack structure are replaced with conductive layers. Word line pick-up structures extending through the first dielectric layers and remainders of the second dielectric layers in the second region of the stack structure are formed at different depths, such that the word line pick-up structures are electrically connected to the conductive layers, respectively, in the second region of the stack structure.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 27/11519 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la configuration vue du dessus
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11565 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la configuration vue du dessus
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

15.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18090899
Statut En instance
Date de dépôt 2022-12-29
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Di
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

In certain aspects, a three-dimensional (3D) memory device includes channel structures in a first region and word line pick-up structures in a first portion of a second region. The first region and the second region are arranged in a first direction. The 3D memory device also includes word lines each extending in the first region and a second portion of the second region. The first portion and the second portion of the second region are arranged in a second direction perpendicular to the first direction. The 3D memory device also includes dummy channel structures in the second portion of the second region. Adjacent channel structures are spaced apart from each other by a first distance. Adjacent dummy channel structures are spaced apart from each other by a second distance that is smaller than the first distance.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H10B 41/10 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la configuration vue du dessus
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 41/35 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région noyau de mémoire avec un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

16.

MULTI-MODE COMPATIBLE ZQ CALIBRATION CIRCUIT IN MEMORY DEVICE

      
Numéro d'application 18528339
Statut En instance
Date de dépôt 2023-12-04
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Hang
  • Song, Daesik
  • Yang, Lin

Abrégé

In certain aspects, a circuit for multi-mode calibration can include a resistor input. The circuit can also include a first comparator connected to the resistor input and to a first plurality of voltage sources. The circuit can also include a first pull-up driver. The circuit can further include a logic pull-up code generator to calibrate the first pull-up driver. The circuit can additionally include a replica of the first pull-up driver. The circuit can also include a first pull-down driver and a second comparator connected to the replica, the first pull-down driver, and a second plurality of voltage sources. The second comparator can compare a voltage of a middle point between the first pull-down driver and the second pull-up driver to one of the second plurality of voltage sources. The circuit can further include a logic pull-down code generator.

Classes IPC  ?

  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p.ex. circuits de commande E/S de données, mémoires tampon de données E/S
  • G11C 16/06 - Circuits auxiliaires, p.ex. pour l'écriture dans la mémoire

17.

MULTI-MODE COMPATIBLE ZQ CALIBRATION CIRCUIT IN MEMORY DEVICE

      
Numéro d'application 18528395
Statut En instance
Date de dépôt 2023-12-04
Date de la première publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Hang
  • Song, Daesik
  • Yang, Lin

Abrégé

In certain aspects, a circuit for multi-mode calibration can include a resistor input. The circuit can also include a first comparator connected to the resistor input and to a first plurality of voltage sources. The circuit can also include a first pull-up driver. The circuit can further include a logic pull-up code generator to calibrate the first pull-up driver. The circuit can additionally include a replica of the first pull-up driver. The circuit can also include a first pull-down driver and a second comparator connected to the replica, the first pull-down driver, and a second plurality of voltage sources. The second comparator can compare a voltage of a middle point between the first pull-down driver and the second pull-up driver to one of the second plurality of voltage sources. The circuit can further include a logic pull-down code generator.

Classes IPC  ?

  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p.ex. circuits de commande E/S de données, mémoires tampon de données E/S
  • G11C 16/06 - Circuits auxiliaires, p.ex. pour l'écriture dans la mémoire

18.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application CN2022120955
Numéro de publication 2024/060218
Statut Délivré - en vigueur
Date de dépôt 2022-09-23
Date de publication 2024-03-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Di
  • Zhang, Zhong
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang
  • Xie, Wei

Abrégé

In certain aspects, a three-dimensional (3D) memory device includes channel structures in a first region, word line pick-up structures in a dielectric portion of a second region, and word lines each extending in the first region and a conductive portion of the second region. The first region and the second region are arranged in a first direction. The dielectric portion and the conductive portion of the second region are arranged in a second direction perpendicular to the first direction. The word lines are discontinuous in the dielectric portion of the second region and are electrically connected to the word line pick-up structures, respectively.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U

19.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17948549
Statut En instance
Date de dépôt 2022-09-20
Date de la première publication 2024-03-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xia, Zhengliang
  • Zhou, Wenbin
  • Huo, Zongliang
  • Tang, Zhaohui

Abrégé

A semiconductor device includes a plurality of memory blocks. Each memory block includes a memory deck including interleaved first conductor layers and first dielectric layers, and a separation structure extending to separate two adjacent memory blocks. Each separation structure includes a dielectric stack including interleaved third dielectric layers and fourth dielectric layers. The third dielectric layers are in contact with the first dielectric layers, and the fourth dielectric layers are in contact with the first conductor layers.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11519 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la configuration vue du dessus
  • H01L 27/11526 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région de circuit périphérique
  • H01L 27/11565 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la configuration vue du dessus
  • H01L 27/11573 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région de circuit périphérique
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

20.

THREE-DIMENSIONAL MEMORY DEVICE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 18231731
Statut En instance
Date de dépôt 2023-08-08
Date de la première publication 2024-03-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Liu, Yaqin
  • Liu, Wei
  • Wang, Yanhong
  • Huang, Shiqi
  • Liu, Zichen

Abrégé

A semiconductor device, a memory system, and a fabricating method are provided. The semiconductor device comprises a memory structure bonded with a circuit structure. The memory structure comprises: first transistors each comprising a semiconductor body extending in a vertical direction, a semiconductor layer on a lateral side of the first transistors, a first isolation structure extending through the semiconductor layer and laterally encircling a first portion of the semiconductor layer, a first contact structure extending through the first portion of the semiconductor layer, and a first contact pad above the first portion of the semiconductor layer and connected with the first contact structure. A lateral dimension of the first contact pad is less than a lateral dimension of the first portion of the semiconductor layer. The circuit structure comprises a second transistor, and the first contact pad is electrically connected to the second transistor by the first contact structure.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

21.

MEMORY INCLUDING A PLURALITY OF PORTIONS AND USED FOR REDUCING PROGRAM DISTURBANCE AND PROGRAM METHOD THEREOF

      
Numéro d'application 18518849
Statut En instance
Date de dépôt 2023-11-24
Date de la première publication 2024-03-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Yali
  • Zhao, Xiangnan
  • Cui, Ying

Abrégé

A memory device includes a first deck including a first set of word lines, a second deck including a second set of word lines, and a controller. The controller is configured to apply a program voltage to a first word line of the first set of word lines, apply a first pass voltage to a second word line of the second set of word lines while applying the program voltage to the first word line, and apply a second pass voltage to a third word line of the first set of word lines while applying the program voltage to the first word line. The third word line is between the first word line and the second word line. The second pass voltage is greater than the first pass voltage.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/10 - Circuits de programmation ou d'entrée de données

22.

THREE-DIMENSIONAL MEMORY DEVICE AND METHOD OF FORMING THE SAME

      
Numéro d'application 17945703
Statut En instance
Date de dépôt 2022-09-15
Date de la première publication 2024-03-21
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Gao, Tingting
  • Xia, Zhiliang
  • Liu, Xiaoxin
  • Du, Xiaolong
  • Sun, Changzhi
  • Liu, Jiayi
  • Huo, Zongliang

Abrégé

According to an aspect of the disclosure, a semiconductor device is provided. The semiconductor device includes a stack structure that includes alternating insulating layers and word line layers. The semiconductor device also includes a first channel structure extending through the stack structure, a first top select gate (TSG) layer over the stack structure, and a second TSG layer over the first TSG layer. The semiconductor device further includes a second channel structure extending through the first and second TSG layers, where the second channel structure is positioned over and coupled to the first channel structure.

Classes IPC  ?

  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

23.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17983570
Statut En instance
Date de dépôt 2022-11-09
Date de la première publication 2024-03-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wu, Linchun
  • Wu, Shuangshuang
  • Li, Lei
  • Zhang, Kun
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A three-dimensional (3D) memory device includes a stack structure including interleaved first conductive layers and first dielectric layers, and a channel structure extending through the stack structure along a first direction in contact with a first semiconductor layer at a bottom portion of the channel structure. The channel structure includes a semiconductor channel, and a memory film over the semiconductor channel. The semiconductor channel includes an angled structure, and a first width of the semiconductor channel at the bottom portion of the channel structure below the angled structure is smaller than a second width of the semiconductor channel at an upper portion of the channel structure above the angled structure.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

24.

Novel 3D NAND Memory Device And Method of Forming The Same

      
Numéro d'application 18507574
Statut En instance
Date de dépôt 2023-11-13
Date de la première publication 2024-03-14
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Song, Yali
  • Xiao, Li Hong
  • Wang, Ming

Abrégé

A 3D-NAND memory device is provided. The memory device includes a substrate, a bottom select gate (BSG) disposed over the substrate, a plurality of word lines positioned over the BSG with a staircase configuration and a plurality of insulating layers disposed between the substrate, the BSG, and the plurality of word lines. In the disclosed memory device, one or more first dielectric trenches are formed in the BSG and extend in a length direction of the substrate to separate the BSG into a plurality of sub-BSGs. In addition, one or more common source regions are formed over the substrate and extend in the length direction of the substrate. The one or more common source regions further extend through the BSG, the plurality of word lines and the plurality of insulating layers.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 16/14 - Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

25.

THREE-DIMENSIONAL MEMORY DEVICE HAVING SOURCE-SELECT-GATE CUT STRUCTURES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18518798
Statut En instance
Date de dépôt 2023-11-24
Date de la première publication 2024-03-14
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) Zhang, Zhong

Abrégé

A three-dimensional (3D) memory device includes a memory stack including a memory block. The memory block includes a memory array structures and a staircase structure in a first lateral direction, and fingers in a second lateral direction perpendicular to the first lateral direction. The fingers include a first finger and a second finger. The 3D memory device also includes a source-select-gate (SSG) cut structure extending through a portion of the memory stack and between the first finger and the second finger. The staircase structure includes a first staircase connected to first memory cells in the first finger and a second staircase connected to second memory cells in the second finger.

Classes IPC  ?

  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 41/35 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région noyau de mémoire avec un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U

26.

3D NAND MEMORY DEVICE AND CONTROL METHOD THEREOF

      
Numéro d'application 17931764
Statut En instance
Date de dépôt 2022-09-13
Date de la première publication 2024-03-14
Propriétaire YANGTZE MEMORY TECHNOLOGIES., LTD. (Chine)
Inventeur(s)
  • Dong, Zhipeng
  • Liang, Ke
  • Qiao, Liang

Abrégé

The present disclosure provides a method for controlling a 3D NAND memory using a read operation. The method can include increasing a voltage to a plurality of top select gates, with respect to a first reference voltage level, during a pre-pulse period of the read operation prior to a read period of the read operation. The method can also include increasing a voltage to a plurality of word lines, with respect to a second reference voltage level, during the pre-pulse period. The method can also include decreasing a voltage to a bit line, with respect to the first voltage, during the pre-pulse period. The method can also include applying no voltage change to a bottom select gate during the pre-pulse period.

Classes IPC  ?

  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/24 - Circuits de commande de lignes de bits
  • G11C 16/30 - Circuits d'alimentation

27.

MEMORY DEVICE, OPERATING METHOD THEREOF, SYSTEM, AND STORAGE MEDIUM

      
Numéro d'application CN2022117280
Numéro de publication 2024/050689
Statut Délivré - en vigueur
Date de dépôt 2022-09-06
Date de publication 2024-03-14
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Dong, Zhipeng
  • Cui, Ying
  • Xiang, Li

Abrégé

A memory device, an operating method thereof, a system, and a non-transitory tangible storage medium are disclosed. The memory device includes a source line (SL), a bit line (BL), a memory string, a word line, a select line and a peripheral circuit. The memory string includes a memory cell and a select transistor including a storage layer. The word line is coupled to the memory cell. The select line is coupled to the select transistor. The peripheral circuit is coupled to the SL, the BL, the select line, and the word line. The peripheral circuit is configured to: apply a first voltage to the select line; and apply a second voltage to the SL and/or the BL, in which a first peak level of the first voltage is greater than a second peak level of second voltage.

Classes IPC  ?

  • G11C 16/20 - Initialisation; Présélection de données; Identification de puces
  • G11C 16/12 - Circuits de commutation de la tension de programmation
  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention

28.

INPUT/OUTPUT REFERENCE VOLTAGE TRAINING METHOD IN THREE-DIMENSIONAL MEMORY DEVICES

      
Numéro d'application 17929450
Statut En instance
Date de dépôt 2022-09-02
Date de la première publication 2024-03-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Yang, Shiyang
  • Deng, Chunfei
  • Lu, Yan
  • Ding, Ling
  • Fu, Xiang

Abrégé

Methods for input/output voltage training of a three-dimensional (3D) memory device is disclosed. The method can comprise the following operations: (1) setting a reference voltage value at an on-die termination (ODT) enabled status; (2) controlling the 3D memory device to perform a write training process; (3) determining whether a further write training process is needed; (4) in response to determining that the further write training process is needed, repeating operations (1), (2) and (3); and (5) in response to determining that the further write training process is not needed, setting the reference voltage value as an optimized reference voltage value.

Classes IPC  ?

  • G11C 11/56 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments d'emmagasinage comportant plus de deux états stables représentés par des échelons, p.ex. de tension, de courant, de phase, de fréquence
  • G11C 5/04 - Supports pour éléments d'emmagasinage; Montage ou fixation d'éléments d'emmagasinage sur de tels supports

29.

MEMORY DEVICE, OPERATING METHOD THEREOF, SYSTEM, AND STORAGE MEDIUM

      
Numéro d'application 17951794
Statut En instance
Date de dépôt 2022-09-23
Date de la première publication 2024-03-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Dong, Zhipeng
  • Cui, Ying
  • Xiang, Li

Abrégé

A memory device, an operating method thereof, a system, and a non-transitory tangible storage medium are disclosed. The memory device includes a source line (SL), a bit line (BL), a memory string, a word line, a select line and a peripheral circuit. The memory string includes a memory cell and a select transistor including a storage layer. The word line is coupled to the memory cell. The select line is coupled to the select transistor. The peripheral circuit is coupled to the SL, the BL, the select line, and the word line. The peripheral circuit is configured to: apply a first voltage to the select line; and apply a second voltage to the SL and/or the BL, in which a first peak level of the first voltage is greater than a second peak level of second voltage.

Classes IPC  ?

  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/14 - Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement

30.

METHOD OF CONTROLLING MEMORY, MEMORY AND MEMORY SYSTEM

      
Numéro d'application 18238181
Statut En instance
Date de dépôt 2023-08-25
Date de la première publication 2024-03-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) Li, Jianjie

Abrégé

According to one aspect of the present disclosure, a method of controlling a memory is provided. The method may include performing a read operation based on a read voltage corresponding to a target logical page to obtain a hard read value and a soft read value of the target logical page. The method may include storing the hard read value, the soft read value, and inhibition information into three latches in a page buffer respectively. The method may include obtaining hard data of the target logical page based on the hard read value of the target logical page. The method may include obtaining soft data of the target logical page based on the hard data and the soft read value of the target logical page. The memory may include a plurality of memory cells, each configured to store N-bit data, where N is an integer greater than 1.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

31.

NON-VOLATILE MEMORY DEVICE AND CONTROL METHOD

      
Numéro d'application 18387204
Statut En instance
Date de dépôt 2023-11-06
Date de la première publication 2024-03-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Jia, Jianquan
  • Cui, Ying
  • You, Kaikai

Abrégé

A non-volatile memory device includes a memory string, a select gate line coupled to the memory string, word lines coupled to the memory string and including a selected word line, and a control circuit coupled to the select gate line and the word lines, and configured to apply word line pre-pulse signals to at least two groups of the word lines disposed between the select gate line and the selected word line during a pre-charge period. The at least two groups of the word lines include a first group and a second group disposed between the first group and the select gate line. A voltage level of a second word line pre-pulse signal applied to the second group is greater than a voltage level of a first word line pre-pulse signal applied to the first group. A voltage level of at least one word line pre-pulse signal of the word line pre-pulse signals is greater than 0.

Classes IPC  ?

  • G11C 11/408 - Circuits d'adressage
  • G11C 11/4074 - Circuits d'alimentation ou de génération de tension, p.ex. générateurs de tension de polarisation, générateurs de tension de substrat, alimentation de secours, circuits de commande d'alimentation
  • G11C 11/4094 - Circuits de commande ou de gestion de lignes de bits
  • G11C 11/4099 - Traitement de cellules factices; Générateurs de tension de référence
  • G11C 11/419 - Circuits de lecture-écriture [R-W]

32.

THREE-DIMENSIONAL MEMORY DEVICE AND METHOD OF FORMING THE SAME

      
Numéro d'application 17901195
Statut En instance
Date de dépôt 2022-09-01
Date de la première publication 2024-03-07
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Gao, Tingting
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

According to an aspect of the disclosure, a semiconductor device is provided. The semiconductor device includes a stack structure of alternating insulating layers and word line layers, a first top select gate (TSG) layer over the stack structure, and a separation structure extending through the first TSG layer, where the first TSG layer is divided by the separation structure into a first sub TSG layer and a second sub TSG layer. The semiconductor device includes a conductive layer positioned between the first sub TSG layer and the separation structure, and between the second sub TSG layer and the separation structure.

Classes IPC  ?

  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

33.

SEMICONDUCTOR DEVICE AND FABRICATION METHOD THEREFOR

      
Numéro d'application 17901240
Statut En instance
Date de dépôt 2022-09-01
Date de la première publication 2024-03-07
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Guo, Zhen
  • Xu, Wei
  • Yuan, Bin
  • Ma, Chuang
  • Zhang, Jiashi
  • Huo, Zongliang

Abrégé

Aspects of the disclosure provide a semiconductor device. The semiconductor device includes a memory stack of gate layers and insulating layers. The gate layers and the insulating layers are stacked alternatingly and are formed into stair steps in a staircase region. The semiconductor device includes a first landing pad on a first gate layer of a first stair step. The first gate layer is a top gate layer of the first stair step. The semiconductor device further includes a first sidewall isolation structure on a riser sidewall of a second gate layer of a second stair step. The second gate layer is a top gate layer of the second stair step and is stacked on the first gate layer in the memory stack. The first sidewall isolation structure isolates the second gate layer from the first landing pad.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

34.

THREE-DIMENSIONAL NAND MEMORY DEVICE AND METHOD OF FORMING THE SAME

      
Numéro d'application 17896687
Statut En instance
Date de dépôt 2022-08-26
Date de la première publication 2024-02-29
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Liu, Shasha
  • Mao, Xiaoming
  • Gao, Jing
  • Huo, Zongliang

Abrégé

A semiconductor device includes a first stack of alternating first word line layers and first insulating layers over a semiconductor layer. A first channel structure extends from the semiconductor layer and through a first array region of the first stack. A second stack of alternating second word line layers and second insulating layers are over the first stack. A second channel structure extends from the first channel structure and through a second array region of the second stack. A thickness of a particular first insulating layer, which is positioned closest to the second stack relative to other first insulating layers, is a sum of at least two times an average thickness of the other first insulating layers and at least one time an average thickness of the first word line layers in the first array region.

Classes IPC  ?

  • H01L 27/11578 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur
  • G11C 8/14 - Organisation de lignes de mots; Disposition de lignes de mots
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots

35.

THREE-DIMENSIONAL NAND MEMORY DEVICE AND METHOD OF FORMING THE SAME

      
Numéro d'application 17896731
Statut En instance
Date de dépôt 2022-08-26
Date de la première publication 2024-02-29
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Liu, Shasha
  • Zhang, Tianhui
  • Yang, Min
  • Mao, Xiaoming
  • Huo, Zongliang

Abrégé

A semiconductor device includes a first stack of alternating first word line layers and first insulating layers over a semiconductor layer. The first stack includes a first array region and a first staircase region adjacent to the first array region. The semiconductor device includes a second stack of alternating second word line layers and second insulating layers, where the second stack includes a second array region over the first array region and a second staircase region adjacent to the second array region and over the first staircase region. The first stack further includes a first transition layer over the first word line layers. The first transition layer includes a first dielectric portion in the first array region that surrounds the first channel structure and a first conductive portion. The first transition layer is disposed between two adjacent first insulating layers of the first insulating layers.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

36.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18237291
Statut En instance
Date de dépôt 2023-08-23
Date de la première publication 2024-02-29
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Liu, Zichen
  • Liu, Wei

Abrégé

A memory device includes an array of memory cells, bit lines coupled to the memory cells, first air gaps, and second air gaps. Each of the memory cells includes a vertical transistor. The vertical transistor includes a semiconductor body extending in a first direction. Each of the bit lines is connected to a first end of the semiconductor body. At least one of the first air gaps is between adjacent bit lines. At least one of the second air gaps is between adjacent semiconductor bodies of adjacent memory cells.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

37.

OPEN BLOCK-BASED READ OFFSET COMPENSATION IN READ OPERATION OF MEMORY DEVICE

      
Numéro d'application 18387780
Statut En instance
Date de dépôt 2023-11-07
Date de la première publication 2024-02-29
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Guo, Xiaojiang
  • Kang, Jong Hoon
  • He, Youxin

Abrégé

Open block-based read offset compensation in read operation of memory device is disclosed. For example, a memory device includes an array of memory cells arranged in a plurality of blocks and a peripheral circuit coupled to the array of memory cells. The peripheral circuit is configured to determine that a block of the blocks is an open block based on an open block information, and in response to the block of the blocks being an open block, perform a read operation on a memory cell of the array of memory cells in the block using a compensated read voltage. The compensated read voltage has an offset from a default read voltage of the block.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/30 - Circuits d'alimentation

38.

VERTICAL MEMORY DEVICES

      
Numéro d'application 18503430
Statut En instance
Date de dépôt 2023-11-07
Date de la première publication 2024-02-29
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Zhang, Zhong
  • Zhou, Wenxi
  • Xia, Zhiliang

Abrégé

In a semiconductor device, a stack of alternating gate layers and insulating layers is formed. Channel structures are formed in an array region of the stack. A first staircase is formed at a first section of the stack. A second staircase is formed at a second section of the stack. A dummy staircase is formed at the first section and disposed between the first staircase and the second staircase. The dummy staircase includes dummy group stair steps descending in a second direction parallel to a plane defined by any one of the gate layers and the insulating layers, and dummy division stair steps descending in a third direction and a fourth direction parallel to the plane and perpendicular to the second direction. The third direction and the fourth direction are opposite to each other.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 41/35 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région noyau de mémoire avec un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

39.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17896959
Statut En instance
Date de dépôt 2022-08-26
Date de la première publication 2024-02-29
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wu, Linchun
  • Zhang, Kun
  • Zhou, Wenxi
  • Kong, Cuicui
  • Wu, Shuangshuang
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A memory device includes a stack structure, channel structures, and a slit structure. The stack structure includes interleaved conductive layers and dielectric layers, and the conductive layers include a plurality of word lines. Each of the channel structures extends vertically through the stack structure. The slit structure extends vertically through the stack structure. An outer region of the stack structure includes a staircase structure, and the interleaved conductive layers and dielectric layers in a bottom portion of the stack structure are wider than the interleaved conductive layers and dielectric layers in a top portion of the stack structure. A first outer width of the slit structure in the bottom portion of the stack structure is greater than a second outer width of the slit structure in the top portion of the stack structure.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 27/11519 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la configuration vue du dessus
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11565 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la configuration vue du dessus

40.

READ RETRY METHOD FOR ENHANCING READ PERFORMANCE AND STABILITY OF 3D NAND MEMORY

      
Numéro d'application 17889212
Statut En instance
Date de dépôt 2022-08-16
Date de la première publication 2024-02-22
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Ye, Guangchang
  • Guo, Lu
  • Huo, Zhongchen

Abrégé

The present disclosure provides a memory system for selecting from among a plurality of read retry routines based on metadata. The memory system can include one or more memory devices and a memory controller. The memory controller can also detect a failure of a read operation. The memory controller can also analyze a set of values that correspond to a set of effectors of the read operation. The memory controller can select one or more read retry routines from a plurality of read retry routines based on the analyzing. Each of the plurality of read retry routines can associated with a different effector from the set of effectors and a read voltage that corresponds to the different effector. The memory controller can also perform the selected one or more read retry routines at the portion of the one or more memory devices to negate the failure of the read operation.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

41.

METHODS FOR FABRICATING A LAYERED SEMICONDUCTOR STRUCTURE FOR NAND MEMORY DEVICES

      
Numéro d'application 17889216
Statut En instance
Date de dépôt 2022-08-16
Date de la première publication 2024-02-22
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Li, Qian
  • Wu, Shu
  • Xiao, Liang
  • Li, Lei
  • Pu, Hao

Abrégé

The present disclosure provides a fabrication method to produce a semiconductor structure with increased reliability for use in NAND memory devices. The method can include forming a layered semiconductor structure that includes a first layer, a second layer disposed on the first layer, and a third layer disposed on the second layer. The method can also include forming a channel structure, which can include etching the first layer, the second layer, and the third layer to form an opening through a surface of the semiconductor structure. A portion of the third layer can be exposed at the opening. The forming of the channel structure also include oxidizing the exposed portion of the third layer to form silicon oxide expand the exposed portion of the third layer.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

42.

MEMORY DEVICE AND READ OPERATION DURING SUSPENSION OF PROGRAM OPERATION THEREOF

      
Numéro d'application 17891068
Statut En instance
Date de dépôt 2022-08-18
Date de la première publication 2024-02-22
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Deng, Jialiang
  • Li, Bo
  • Duan, Zhuqin
  • Shi, Lei

Abrégé

In certain aspects, a memory device includes an array of memory cells, including a first memory cell and a second memory cell, and a peripheral circuit. The peripheral circuit includes a page buffer circuit and control logic. The control logic is configured to suspend a program operation on the first memory cell responsive to receiving a suspension command indicative of executing a read operation on the second memory cell, control the page buffer circuit to release a sensing storage unit and a cache storage unit of the page buffer circuit from being occupied by a suspension of the program operation through a usage of a dynamic storage unit of the page buffer circuit during the suspension of the program operation, and initiate a read operation on the second memory cell using the sensing storage unit and the cache storage unit.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/24 - Circuits de commande de lignes de bits
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données

43.

METHOD AND MEMORY USED FOR REDUCING PROGRAM DISTURBANCE BY ADJUSTING VOLTAGE OF DUMMY WORD LINE

      
Numéro d'application 18385642
Statut En instance
Date de dépôt 2023-10-31
Date de la première publication 2024-02-22
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Yali
  • Ji, Jianquan
  • You, Kaikai
  • Zhang, An
  • Zhao, Xiangnan
  • Cui, Ying
  • Li, Shan
  • Li, Kaiwei
  • Jin, Lei
  • Huang, Xueqing
  • Lou, Meng
  • Zhang, Jinlong

Abrégé

A method for operating a memory device is disclosed. The memory device includes a first word line, a second word line, a first dummy word line, and a second dummy word line. The first dummy word line and the second dummy word line are between the first word line and the second word line. A first pass voltage is applied to the first dummy word line in a program operation. A second pass voltage is applied to the second dummy word line in the program operation. The first pass voltage is different from the second pass voltage.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS

44.

THREE-DIMENSIONAL MEMORY DEVICES, SYSTEMS, AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17891055
Statut En instance
Date de dépôt 2022-08-18
Date de la première publication 2024-02-22
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xie, Jingtao
  • Yan, Bingjie
  • Zhang, Kun
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A three-dimensional (3D) memory device includes a stack, a plurality of contact structures, and a plurality of support structures. The stack in an insulating structure includes a plurality of conductive layers and a plurality of dielectric layers stacked alternatingly, and the stack includes a staircase structure. The plurality of contact structures each extends through the insulating structure and in contact with a respective conductive layer of the plurality of conductive layers in the staircase structure. The plurality of support structures extends through the stack in the staircase structure. Each support structure is in contact with one of the plurality of contact structures.

Classes IPC  ?

  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U

45.

THREE-DIMENSIONAL MEMORY DEVICES, SYSTEMS, AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17891064
Statut En instance
Date de dépôt 2022-08-18
Date de la première publication 2024-02-22
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xie, Jingtao
  • Yan, Bingjie
  • Zhang, Kun
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A three-dimensional (3D) memory device includes a stack, a plurality of contact structures, and a plurality of support structures. The stack in an insulating structure includes conductive layers and dielectric layers stacked alternatingly, and the stack includes a staircase structure. Each contact structure extends through the insulating structure and is in contact with a respective conductive layer in the staircase structure. The support structures extend through the stack in the staircase structure. The contact structures are arranged in a first row and a second row, the first row of contact structures is in electrical contact with the peripheral device, and the second row of contact structures is in electrical insulation with the peripheral device.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

46.

MEMORY DEVICE AND READ OPERATION DURING SUSPENSION OF PROGRAM OPERATION THEREOF

      
Numéro d'application 17891065
Statut En instance
Date de dépôt 2022-08-18
Date de la première publication 2024-02-22
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) Deng, Jialiang

Abrégé

In certain aspects, a memory device includes an array of memory cells, including a first memory cell and a second memory cell, and a peripheral circuit. The peripheral circuit includes a page buffer circuit and control logic. The control logic is configured to suspend a program operation on the first memory cell responsive to receiving a suspension command, control the page buffer circuit to store suspended program information associated with a suspension of the program operation, control the page buffer circuit to release a sensing storage unit and a cache storage unit of the page buffer circuit from being occupied by the suspension of the program operation through a storage of a piece of program information from the suspended program information in a memory controller, and initiate a read operation on the second memory cell using the sensing storage unit and the cache storage unit.

Classes IPC  ?

  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/24 - Circuits de commande de lignes de bits
  • G11C 11/56 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments d'emmagasinage comportant plus de deux états stables représentés par des échelons, p.ex. de tension, de courant, de phase, de fréquence

47.

MEMORY DEVICE AND READ OPERATION DURING SUSPENSION OF PROGRAM OPERATION THEREOF

      
Numéro d'application 17891072
Statut En instance
Date de dépôt 2022-08-18
Date de la première publication 2024-02-22
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Shi, Lei
  • Duan, Zhuqin
  • Deng, Jialiang

Abrégé

In certain aspects, a memory device includes an array of memory cells and a peripheral circuit. The array of memory cells includes a first memory cell and a second memory cell. The peripheral circuit includes a page buffer circuit and control logic. The page buffer circuit is coupled to the first and second memory cells, respectively, and includes a sense out (SO) node and a cache storage unit. The control logic is coupled to the page buffer and configured to suspend a program operation on the first memory cell responsive to receiving a suspension command indicative of executing a read operation on the second memory cell. The control logic is further configured to control the page buffer circuit to store suspended program information associated with a suspension of the program operation, and initiate the read operation on the second memory cell through the SO node and the cache storage unit.

Classes IPC  ?

  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/24 - Circuits de commande de lignes de bits
  • G11C 11/56 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments d'emmagasinage comportant plus de deux états stables représentés par des échelons, p.ex. de tension, de courant, de phase, de fréquence

48.

SEMICONDUCTOR DEVICE AND FABRICATION METHOD THEREFOR

      
Numéro d'application 17887071
Statut En instance
Date de dépôt 2022-08-12
Date de la première publication 2024-02-15
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Guo, Zhen
  • Xu, Wei
  • Yuan, Bin
  • Jiang, Li
  • Huo, Zongliang

Abrégé

Aspects of the disclosure provide a semiconductor device. The semiconductor device includes a memory stack of gate layers and insulating layers. The gate layers and the insulating layers are stacked alternatingly and are formed into stair steps in a staircase region. Further, the semiconductor device includes a landing stack formed on the stair steps in the staircase region. The landing stack includes an upper layer that is etch selective to a contact isolation layer that covers the staircase region. Then, the semiconductor device includes a first contact structure on a first stair step of the stair steps. The first contact structure extends through a first contact hole in the contact isolation layer and the landing stack. The first contact structure is connected with a first gate layer (e.g., a top gate layer) of the first stair step.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

49.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18231742
Statut En instance
Date de dépôt 2023-08-08
Date de la première publication 2024-02-15
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Yanhong
  • Liu, Wei
  • Liu, Yaqin
  • Huang, Shiqi
  • Chen, Liang

Abrégé

A memory device includes a memory array structure, a first peripheral circuit, and a second peripheral circuit. The memory array structure includes a vertical transistor having a first terminal and a second terminal, a storage unit having a first end coupled to the first terminal of the vertical transistor, and a bit line coupled to the second terminal of the vertical transistor. The first peripheral circuit is disposed at one side of the memory array structure and includes a first side in contact with the memory array structure and a second side opposite to the first side in a first direction. The second peripheral circuit is disposed in contact with the second side of the first peripheral circuit away from the memory array structure.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • G11C 11/408 - Circuits d'adressage
  • G11C 11/4091 - Amplificateurs de lecture ou de lecture/rafraîchissement, ou circuits de lecture associés, p.ex. pour la précharge, la compensation ou l'isolation des lignes de bits couplées
  • H10B 63/10 - Dispositifs RAM à changement de phase [PCRAM, PRAM]

50.

CONTACT STRUCTURE AND METHOD OF FORMING THE SAME

      
Numéro d'application 17887997
Statut En instance
Date de dépôt 2022-08-15
Date de la première publication 2024-02-15
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Guo, Zhen
  • Xue, Lei
  • Xu, Wei
  • Yuan, Bin
  • Huo, Zongliang

Abrégé

Aspects of the disclosure provide a semiconductor device. The semiconductor device includes a memory stack of gate layers and insulating layers, a landing structure and a contact structure. The gate layers and the insulating layers are stacked alternatingly, and form stair steps in a staircase region. The landing structure is disposed on a first gate layer of a first stair step of the stair steps in the staircase region. The landing structure includes an upper structure and an isolation stack between the upper structure and the first gate layer. The upper structure is etch-selective to a contact isolation layer that covers the staircase region. The contact structure extends through the contact isolation layer and the landing structure and is connected with the first gate layer of the first stair step.

Classes IPC  ?

  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11529 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région de circuit périphérique de régions de mémoire comprenant des transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 27/11573 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région de circuit périphérique

51.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18225593
Statut En instance
Date de dépôt 2023-07-24
Date de la première publication 2024-02-08
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xu, Mingliang
  • Chen, He
  • Liu, Wei

Abrégé

A semiconductor device includes an array of memory cells, bit lines coupled to the memory cells, and first air gaps. Each of the memory cells includes a vertical transistor. The vertical transistor includes a semiconductor body extends in a first direction. Each of the bit lines is electrically connected to a first end of the semiconductor body. At least one of the first air gaps is between adjacent bit lines.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

52.

SEMICONDUCTOR DEVICES AND FABRICATING METHODS THEREOF

      
Numéro d'application 18226159
Statut En instance
Date de dépôt 2023-07-25
Date de la première publication 2024-02-08
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Cai, Zhiyong
  • Zhang, Ziyu
  • Yang, Kang
  • Lo, Hsing-An
  • Zhou, Yi

Abrégé

Three-dimensional (3D) semiconductor devices and fabricating methods are provided. In some implementations, a disclosed semiconductor device comprises: an array of vertical transistors each comprising a semiconductor body extending in a vertical direction; a plurality of word lines each extending along a first lateral direction and comprising a plurality of gate structures of a row of the array of vertical transistors arranged in the first lateral direction; and a plurality of bit lines each extending along a second lateral direction different from the first lateral direction and comprising silicide.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

53.

SYSTEMS, METHODS AND MEDIA OF OPTIMIZATION OF TEMPORARY READ ERRORS IN 3D NAND MEMORY DEVICES

      
Numéro d'application 17879593
Statut En instance
Date de dépôt 2022-08-02
Date de la première publication 2024-02-08
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Jia, Jianquan
  • You, Kaikai
  • Jia, Xinlei
  • Zhou, Wen
  • Yang, Kun
  • Han, Jiayin
  • Xu, Pan
  • Luo, Zhe
  • Li, Da
  • Jin, Lei

Abrégé

Systems, methods and media of optimization of temporary read errors (TRE) in three-dimensional (3D) NAND memory devices are disclosed. A disclosed memory device can comprises a plurality of memory cells arranged as an array of NAND memory strings, a plurality of word lines couple to the memory cells, and a controller. The controller is configured to determine whether a next read operation is a first read operation of the memory device after recovering from an idle state, and In response to a positive result of the determination, control the memory device to perform an extended pre-phase of the first read operation before a read-phase of the first read operation.

Classes IPC  ?

  • G11C 11/4096 - Circuits de commande ou de gestion d'entrée/sortie [E/S, I/O] de données, p.ex. circuits pour la lecture ou l'écriture, circuits d'attaque d'entrée/sortie ou commutateurs de lignes de bits
  • G11C 11/408 - Circuits d'adressage
  • G11C 11/4076 - Circuits de synchronisation
  • G11C 11/4074 - Circuits d'alimentation ou de génération de tension, p.ex. générateurs de tension de polarisation, générateurs de tension de substrat, alimentation de secours, circuits de commande d'alimentation

54.

SEMICONDUCTOR FABRICATION METHOD WITH IMPROVED DEPOSITION QUALITY AND SEMICONDUCTOR STRUCTURE THEREOF

      
Numéro d'application 17878340
Statut En instance
Date de dépôt 2022-08-01
Date de la première publication 2024-02-01
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Song, Rui
  • Pan, Jie
  • Ding, Peng
  • Zhang, Jiewen
  • Chen, Xufang

Abrégé

A structure includes a base layer and conductive element in a dielectric region. The base layer includes a first material and is perpendicular to a direction. The conductive element includes a conductive material and contacts the base layer and the dielectric region. An interface parallel to the direction is formed between the conductive element and the dielectric region. A deposition rate of the conductive material over a surface of the base layer is higher than that over a surface of the dielectric region.

Classes IPC  ?

  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

55.

FILE SYSTEM AND HOST PERFORMANCE BOOSTER FOR FLASH MEMORY

      
Numéro d'application 18378524
Statut En instance
Date de dépôt 2023-10-10
Date de la première publication 2024-02-01
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (USA)
Inventeur(s)
  • Cao, Kaiyao
  • Zhang, Yaping
  • Sun, Xiuli

Abrégé

In an aspect, a method for managing a logic to physical (L2P) mapping table of a memory device is disclosed. A first configuration corresponding to a file is received from a host device with the memory device. Transmitting an L2P dirty entry notification associated with the file to the host device is refrained from. The L2P dirty entry notification indicates that an L2P entry of an L2P mapping table stored in the host device has become dirty. In response to the refraining, a first confirmation is transmitted to the host device.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

56.

3D NAND MEMORY DEVICE AND METHOD OF FORMING THE SAME

      
Numéro d'application 18484125
Statut En instance
Date de dépôt 2023-10-10
Date de la première publication 2024-02-01
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Sun, Zhongwang
  • Zhang, Zhong
  • Zhou, Wenxi
  • Xia, Zhiliang

Abrégé

In a method for fabricating a semiconductor device, an initial stack of sacrificial word line layers and insulating layers is formed over a substrate of the semiconductor device. The sacrificial word line layers and the insulating layers are disposed over the substrate alternately. A first staircase is formed in a first staircase region of a connection region of the initial stack. A second staircase is formed in a second staircase region of the connection region of the initial stack. The connection region of the initial stack includes a separation region between the first and second staircases, and the connection region is positioned between array regions of the initial stack at opposing sides of the initial stack.

Classes IPC  ?

  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 21/311 - Gravure des couches isolantes
  • H10B 41/10 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la configuration vue du dessus
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H10B 43/50 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région limite entre la région noyau et la région de circuit périphérique

57.

SEMICONDUCTOR DEVICES AND MANUFACTURING METHODS THEREOF

      
Numéro d'application 18225588
Statut En instance
Date de dépôt 2023-07-24
Date de la première publication 2024-02-01
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xu, Wenxiang
  • Liu, Fandong
  • Hua, Wenyu
  • Wang, Ya
  • Song, Dongmen

Abrégé

A semiconductor device includes a first vertically-oriented semiconductor pillar having one or more sidewalls, and a top surface, the first vertically-oriented semiconductor pillar having a first width, a first dielectric material abutted to the one or more sidewalls of the first vertically-oriented semiconductor pillar, and a first conductive structure having a first surface, and having a second width that is greater than the first width, the first conductive structure disposed such that a second portion of its first surface is in electrical contact with the top surface of the first vertically-oriented semiconductor pillar, wherein a first portion of the first surface of the first conductive structure extends laterally beyond the top surface of the first vertically-oriented semiconductor pillar, and the second portion of the first surface is disposed on the first dielectric material.

Classes IPC  ?

  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/40 - Electrodes
  • H01L 21/8234 - Technologie MIS
  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée

58.

THREE-DIMENSIONAL MEMORY DEVICES, SYSTEMS, AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17876311
Statut En instance
Date de dépôt 2022-07-28
Date de la première publication 2024-02-01
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xu, Wenshan
  • Wang, Xin

Abrégé

A three-dimensional 3D memory device includes a substrate, a peripheral device disposed on the substrate, a memory stack disposed above the peripheral device and including a plurality of conductor/dielectric layer pairs, and a plurality of memory strings, each of the memory strings extending through the memory stack. The peripheral device includes at least a transistor disposed on the substrate. The transistor includes a gate stack. The gate stack of the transistor includes a staircase structure, and an operational voltage of the transistor is above 5 volts.

Classes IPC  ?

  • H01L 27/11573 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région de circuit périphérique
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11529 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région de circuit périphérique de régions de mémoire comprenant des transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

59.

MEMORY DEVICE, THE OPERATION METHOD THEREOF AND MEMORY SYSTEM

      
Numéro d'application 17974271
Statut En instance
Date de dépôt 2022-10-26
Date de la première publication 2024-01-25
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Li, Zhihong
  • Wei, Jing
  • Kuriyama, Masao

Abrégé

The present disclosure provides a memory device comprising a memory cell array and a peripheral circuit coupled to the memory cell array. The memory cell array includes a plurality of memory planes; the peripheral circuit includes a plurality of selected voltage selection circuits corresponding to the plurality of memory planes; a plurality of global word line voltage selection circuits respectively corresponding to each memory plane, and a plurality of local word line voltage selection circuits respectively corresponding to each memory plane. The plurality of selected voltage selection circuits are configured to select a voltage from a plurality of selected voltages to output to the global word line voltage selection circuits; the global word line voltage selection circuits are configured to select a voltage from unselected voltages and the voltage output from the plurality of selected voltage selection circuits to output to the local word line voltage selection circuits.

Classes IPC  ?

  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données

60.

WORD-LINE-PICKUP STRUCTURE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 18229702
Statut En instance
Date de dépôt 2023-08-03
Date de la première publication 2024-01-25
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Dongmen
  • Liu, Fandong
  • Xu, Wenxiang
  • Du, Mingli

Abrégé

A memory device, having a plurality of first-word-lines, each first-word-line having a first portion, a second portion, and a third portion; a plurality of second-word-lines, each second-word-line having a first portion, a second portion, and a third portion; and a memory array having a first side, a second side laterally opposite the first side, and a third side. The first portions of each first-word-line and each second-word-line are spaced apart from their respective third portions. The second portion of each first-word-line and the second portion of each second-word-line are non-parallel and non-co-linear with their respective first portions and third portions. Each first-word-line is disposed such that its second portion is adjacent to the first side, and each second-word-line is disposed such that its second portion is adjacent to the second side. The memory device further has a plurality of first-side-word-line-pickup-structures, and a plurality of second-side-word-line-pickup-structures.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

61.

THREE-DIMENSIONAL MEMORY DEVICES HAVING THROUGH ARRAY CONTACTS AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18374497
Statut En instance
Date de dépôt 2023-09-28
Date de la première publication 2024-01-25
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Guo, Mei Lan
  • Hu, Yushi
  • Xia, Ji
  • Zhu, Hongbin

Abrégé

In certain aspects, a semiconductor device includes a substrate, a stack structure over the substrate and including interleaved conductive layers and dielectric layers, and a connection structure extending through the stack structure into the substrate. The connection structure includes a conductor layer and a spacer over a sidewall of the conductor layer. The conductor layer of the connection structure is in direct contact with the substrate.

Classes IPC  ?

  • H10B 41/42 - Fabrication simultanée de périphérie et de cellules de mémoire
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 41/35 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région noyau de mémoire avec un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 41/41 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région de circuit périphérique de régions de mémoire comprenant un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique

62.

WORD-LINE-PICKUP STRUCTURE AND METHOD FOR FORMING THE SAME

      
Numéro d'application CN2023106319
Numéro de publication 2024/017077
Statut Délivré - en vigueur
Date de dépôt 2023-07-07
Date de publication 2024-01-25
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Dongmen
  • Liu, Fandong
  • Xu, Wenxiang
  • Du, Mingli

Abrégé

A memory device, having a plurality of first-word-lines, each first-word-line having a first portion, a second portion, and a third portion; a plurality of second-word-lines, each second-word-line having a first portion, a second portion, and a third portion; and a memory array having a first side, a second side laterally opposite the first side, and a third side. The first portions of each first-word-line and each second-word-line are spaced apart from their respective third portions. The second portion of each first-word-line and the second portion of each second-word-line are non-parallel and non-co-linear with their respective first portions and third portions. Each first-word-line is disposed such that its second portion is adjacent to the first side, and each second-word-line is disposed such that its second portion is adjacent to the second side. The memory device further has a plurality of first-side-word-line-pickup-structures, and a plurality of second-side-word-line-pickup-structures.

Classes IPC  ?

  • G11C 5/02 - Disposition d'éléments d'emmagasinage, p.ex. sous la forme d'une matrice

63.

THREE-DIMENSIONAL MEMORY DEVICE, MEMORY SYSTEM, AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17868680
Statut En instance
Date de dépôt 2022-07-19
Date de la première publication 2024-01-25
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xie, Jingtao
  • Yan, Bingjie
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A 3D includes a memory array structure. The memory array structure includes a first memory array structure and a second memory array structure each having a plurality of conductive/dielectric layer pairs. The memory array structure also includes a staircase structure between the first memory array structure and the second memory array structure. The staircase structure includes a first staircase zone and a second staircase zone. The first staircase zone includes at least one staircase, each including a plurality of stairs. The second staircase zone includes a bridge structure, and at least one other staircase over the bridge structure. The bridge structure connects the first memory array structure and the second memory array structure, the at least one other staircase each including a plurality of stairs. At least one stair in one or more of the at least one staircase is electrically connected to the bridge structure.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

64.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17864032
Statut En instance
Date de dépôt 2022-07-13
Date de la première publication 2024-01-18
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Huang, Yujun
  • Yang, Chuan
  • Gao, Qian
  • Zhang, Xin

Abrégé

In certain aspects, a three-dimensional (3D) memory device includes a stack structure including interleaved conductive layers and dielectric layers and having a core array region and a staircase region in a plan view, one or more channel structures each extending through the core array region of the stack structure, and one or more contact structures each extending through the stack structure, wherein each of the one or more contact structures includes a head portion and a body portion, and a width of the head portion of the respective contact structure is larger than that of the body portion of the respective contact structure.

Classes IPC  ?

  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 27/11573 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région de circuit périphérique
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11526 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région de circuit périphérique
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET

65.

THREE-DIMENSIONAL MEMORY DEVICES HAVING THROUGH STAIR CONTACTS AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18374507
Statut En instance
Date de dépôt 2023-09-28
Date de la première publication 2024-01-18
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wei, Qinxiang
  • Sun, Jianhua
  • Xia, Ji

Abrégé

In an example, a three-dimensional (3D) memory device includes a memory stack and a through stair contact (TSC). The memory stack includes interleaved conductive layers and dielectric layers. The memory stack includes stairs in a staircase region. The TSC extends through the memory stack in the staircase region. The TSC includes a first conductor layer and a first spacer circumscribing the first conductor layer. The first conductor layer of the TSC is insulated from the conductive layers of the memory stack by the first spacer.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique

66.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18219570
Statut En instance
Date de dépôt 2023-07-07
Date de la première publication 2024-01-18
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Liu, Yaqin
  • Wang, Yanhong
  • Liu, Wei

Abrégé

A memory device includes a memory array structure including a vertical transistor having a first terminal and a second terminal, a storage unit having a first end coupled to the first terminal of the vertical transistor, and a bit line coupled to the second terminal of the vertical transistor, a first peripheral circuit coupled to a first surface of the memory array structure, and a second peripheral circuit coupled to a second surface of the memory array structure opposite to the first surface. The vertical transistor includes a semiconductor body extending in a first direction, and a gate structure coupled to at least one side of the semiconductor body.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • H10B 63/10 - Dispositifs RAM à changement de phase [PCRAM, PRAM]
  • H10B 63/00 - Dispositifs de mémoire par changement de résistance, p.ex. dispositifs RAM résistifs [ReRAM]

67.

Control Gate Structures in Three-Dimensional Memory Devices and Methods for Forming the Same

      
Numéro d'application 17861571
Statut En instance
Date de dépôt 2022-07-11
Date de la première publication 2024-01-11
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Zhang, Kun
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A method for forming a three-dimensional memory device can include forming a staircase structure. An alternating layer stack is disposed and etched to form steps. A continuous layer disposed on the staircase structure continuously extends over the steps. An insulating layer is disposed on the continuous layer and a slit is formed extending through the staircase structure. The slit exposes sidewalls of the continuous layer and the steps. The sacrificial layer is removed and a cavity is formed in place of the continuous layer. An etch stop layer is disposed in the cavity and continuously extends over the steps. Openings are formed through the insulating layer and expose a portion of a lateral surface of the etch stop layer. The openings are extended through the etch stop layer to expose a lateral surface of each step of the steps. Contacts are formed in the openings.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11519 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la configuration vue du dessus
  • H01L 27/11524 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11565 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la configuration vue du dessus
  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

68.

THREE-DIMENSIONAL NAND MEMORY DEVICE AND FABRICATION METHOD

      
Numéro d'application 17862191
Statut En instance
Date de dépôt 2022-07-11
Date de la première publication 2024-01-11
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Yan, Longxiang
  • Xu, Wei
  • Xu, Bo
  • Wang, Fazhan
  • Xue, Lei
  • Huo, Zongliang

Abrégé

A method of forming a three-dimensional (3D) NAND memory device includes: forming a gate line slit through a plurality of alternating layers of an oxide layer and a conductive material layer, where the conductive material layer is further formed on a sidewall and a bottom of the gate line slit; performing an ion implantation process to dope at least a portion of the conductive material layer that is on the bottom and/or a portion of the sidewall of the gate line slit; and performing an etch process in the gate line slit to remove the conductive material layer that is weakened by the ion implantation process.

Classes IPC  ?

  • H01L 27/1157 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H01L 21/8239 - Structures de mémoires
  • H01L 21/425 - Bombardement par des radiations par des radiations d'énergie élevée produisant une implantation d'ions

69.

MEMORY AND ITS ERASE VERIFICATION METHOD, OPERATION METHOD, AND A MEMORY SYSTEM

      
Numéro d'application 18092082
Statut En instance
Date de dépôt 2022-12-30
Date de la première publication 2024-01-11
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Jing, Chong
  • Cao, Hong

Abrégé

A method of erase verification of a memory includes performing a first erase verification operation on a memory block of the memory after performing an erase operation on the memory block. The method also includes determining a first verification result of the first erase verification operation. The method further includes determining whether to perform a second erase verification operation on the memory block based on the first verification result. The second erase verification operation is configured to determine whether there is inter-word line leakage in the memory block.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 29/50 - Test marginal, p.ex. test de vitesse, de tension ou de courant

70.

THREE-DIMENSIONAL NAND MEMORY DEVICE AND METHOD OF FORMING THE SAME

      
Numéro d'application 17857264
Statut En instance
Date de dépôt 2022-07-05
Date de la première publication 2024-01-11
Propriétaire Yangtze Memory Technologies Co., Ltd (Chine)
Inventeur(s)
  • Wu, Linchun
  • Zhang, Kun
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A semiconductor device semiconductor device includes a stack having a first surface and a second surface opposing the first surface. The stack can include word line layers and insulating layers alternating with the word line layers between the first surface and the second surface. The stack can further include a process stop layer between the lower most insulating layer and the second surface. The stack can extend along an X-Y plane having an X direction and a Y direction perpendicular. The semiconductor device can further include a slit structure crossing the stack between the first surface and the second surface in Z direction. In a cross-section perpendicular to the Y direction, distances between the slit structure and the process stop layer at two sides of the slit structure are each larger than distances at either side of the slit structure between the word line layers and the slit structure.

Classes IPC  ?

  • H01L 27/11575 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région limite entre la région noyau et la région de circuit périphérique
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

71.

A MEMORY DEVICE, PROGRAMMING METHOD AND MEMORY SYSTEM

      
Numéro d'application 18147537
Statut En instance
Date de dépôt 2022-12-28
Date de la première publication 2024-01-04
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Qiao, Liang
  • Wang, Bowen

Abrégé

The present application discloses a memory device, a programming method and a memory system. The memory device comprises: a memory cell array comprising a plurality of word lines and a plurality of bit lines; each of the word lines comprising at least two word line segments; each of the word line segment in the word line having different signal transmission distances from a word line driver; different word line segments in the word line corresponding to different bit lines respectively; the word line driver configured to apply a word line voltage to the word line; a bit line driver configured to apply different bias voltages to different bit lines corresponding to the different word line segments respectively during application of a programming pulse.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/24 - Circuits de commande de lignes de bits

72.

SEMICONDUCTOR DEVICE, PROGRAMMING METHOD, MEMORY, MEMORY SYSTEM AND ELECTRONIC DEVICE

      
Numéro d'application 18090961
Statut En instance
Date de dépôt 2022-12-29
Date de la première publication 2024-01-04
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Wang, Yan
  • Hou, Chunyuan
  • Kuriyama, Masao
  • Du, Zhichao
  • Zhao, Lichuan

Abrégé

A semiconductor device includes a bit line unit, a word line unit, a bit line drive unit, and a word line drive unit. The bit line unit is configured to divide the word line unit into a first word line unit and a second word line unit. The distance between the second word line unit and the word line drive unit is greater than that the distance between the first word line unit and the word line drive unit. The word line drive unit is configured to provide the driving voltage for programming to the word line unit. The bit line drive unit is configured to apply the first bias voltage to the bit line unit that performs the dividing to obtain the first word line unit in the charging phase of programming, and to apply the second bias voltage to the bit line unit that performs the dividing to obtain the second word line unit in the discharging phase of programming.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/24 - Circuits de commande de lignes de bits

73.

METHOD FOR PROGRAMMING A MEMORY SYSTEM

      
Numéro d'application 18225575
Statut En instance
Date de dépôt 2023-07-24
Date de la première publication 2024-01-04
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Li, Haibo
  • Mui, Man Lung
  • Wang, Yu

Abrégé

In certain aspects, a memory device includes a plurality of memory cells and a control circuit coupled to the plurality of memory cells. The plurality of memory cells includes a first set of memory cells configured to be programmed into a first set of programming states each of which is not lower than a first predetermined programming state. The control circuit is configured to perform a first program pass on the first set of memory cells. The control circuit is configured to continue to program at least a first memory cell from the first set of memory cells with one or more first programming voltages. A threshold voltage of the first memory cell is greater than a first verification voltage that corresponds to a first programming state of the first memory cell. The control circuit is configured to perform a second program pass on the first set of memory cells.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots

74.

THREE-DIMENSIONAL MEMORY DEVICES AND FABRICATING METHODS THEREOF

      
Numéro d'application 18141274
Statut En instance
Date de dépôt 2023-04-28
Date de la première publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Fan, Dongyu
  • Zhao, Dongxue
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang
  • Liu, Wei

Abrégé

Three-dimensional (3D) memory devices and fabricating methods are disclosed. A disclosed 3D memory device includes a first semiconductor structure. The first semiconductor structure includes an array of first-type through stack structures in a first region and an array of second-type through stack structures in a second region, and a slit structure separating the array of first-type through stack structures from the array of second-type through stack structures. The 3D memory device further includes a second semiconductor structure. The second semiconductor structure includes a first periphery circuit and a second periphery circuit at different levels. The second semiconductor structure and the first semiconductor structure are bonded together, such that the first periphery circuit is located between the second periphery circuit and the first semiconductor structure.

Classes IPC  ?

  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 51/20 - Dispositifs de RAM ferro-électrique [FeRAM] comprenant des transistors ferro-électriques de mémoire caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur

75.

THREE-DIMENSIONAL MEMORY DEVICES AND FABRICATING METHODS THEREOF

      
Numéro d'application 18196247
Statut En instance
Date de dépôt 2023-05-11
Date de la première publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Zhao, Dongxue
  • Yang, Tao
  • Zhou, Wenxi
  • Yang, Yuancheng
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

Three-dimensional (3D) memory devices and fabricating methods are disclosed. A disclosed 3D memory device includes a first semiconductor structure. The first semiconductor structure includes an array of first type through stack structures in a first region of a memory stack, an array of second type through stack structures in a second region of the memory stack, a semiconductor layer including a first portion on the array of first type through stack structures and a second portion on the array of second type through stack structures, multiple vias each penetrating the semiconductor layer and in contact with a corresponding one of the first type through stack structures or the array of second type through stack structures, and a slit structure separating the array of first type through stack structures from the array of second type through stack structures, and separating the first portion of the semiconductor layer from the second portion of the semiconductor layer.

Classes IPC  ?

  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

76.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18244688
Statut En instance
Date de dépôt 2023-09-11
Date de la première publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Lu, Zhenyu
  • Chen, Jun
  • Zhu, Jifeng
  • Hu, Yushi
  • Tao, Qian
  • Yang, Simon Shi-Ning
  • Yang, Steve Weiyi

Abrégé

A semiconductor device includes a peripheral circuit, a stacked structure including a first side and a second side along a vertical direction, and alternating conductive layers and first insulating layers, a memory string extending through the stacked structure, a bonding structure located between the first side of the stacked structure and the peripheral circuit in the vertical direction and connected with the memory string and the peripheral circuit, a second insulating layer located at the second side of the stacked structure; and a conductor structure located in the second insulating layer.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H10B 43/50 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région limite entre la région noyau et la région de circuit périphérique

77.

MEMORY DEVICE, MEMORY SYSTEM, AND OPERATING METHOD THEREOF

      
Numéro d'application 18357883
Statut En instance
Date de dépôt 2023-07-24
Date de la première publication 2023-12-28
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s) Guo, Xiaojiang

Abrégé

A memory device, a memory system, and a method thereof are provided. In the method, an N-th programming pulse is applied to a word line coupled to memory cells of the memory device each with a target programming state being an i-th programming state. A first sub-verification and an M-th second sub-verification are performed on the memory cells to obtain a first sub-result and an M-th second sub-result, respectively. Based on the M-th second sub-result, a subset of the memory cells is determined to be programmed with an (N+1)-th programming pulse. Then, the (N+1)-th programming pulse is applied to the word line. After applying the (N+1)-th programming pulse to the word line, the memory cells are determined to be successfully programmed to the i-th programming state based on the first sub-result indicating that a number of failed bits in the first sub-verification is less than a first preset value.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données
  • G11C 16/24 - Circuits de commande de lignes de bits

78.

DYNAMIC PEAK POWER MANAGEMENT FOR MULTI-DIE OPERATIONS

      
Numéro d'application 18367120
Statut En instance
Date de dépôt 2023-09-12
Date de la première publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Guo, Jason
  • Tang, Qiang

Abrégé

A system includes multiple memory dies. Each of the memory dies includes a PPM circuit including a first pull driver, a second pull driver, and a PPM contact pad connected between the first pull driver and the second pull driver. The PPM contact pads of the multiple memory dies are electrically connected with each other. The PPM circuits of the multiple memory dies are configured to manage peak power operations according to a first pull current flowing through a certain first pull driver of a certain PPM circuit. The first pull current is a sum of second pull currents flowing through second pull drivers of the PPM circuit. Each of the second pull currents is proportional to a current level of a corresponding memory die.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement
  • G11C 5/14 - Dispositions pour l'alimentation
  • G11C 16/30 - Circuits d'alimentation
  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive

79.

THREE-DIMENSIONAL MEMORY DEVICES AND MANUFACTURING METHODS THEREOF AND THREE-DIMENSIONAL MEMORIES

      
Numéro d'application 18463900
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2023-12-28
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s) Hu, Siping

Abrégé

The present disclosure provides a three-dimensional memory device and a manufacturing method thereof, and a three-dimensional memory. The three-dimensional memory device includes a first memory cell and at least one second memory cell sequentially stacked on the first memory cell. Each memory cell includes a first set of contacts, and a memory array device and a CMOS device that are stacked and electrically connected with each other, and the first set of contacts is disposed on a side of the memory array device facing away from the CMOS device and electrically connected with the CMOS device. The second memory cell further comprises a second set of contacts that is disposed on a side of the CMOS device facing away from the memory array device and electrically connected with the CMOS device. The memory array device of the first memory cell is bonded with the CMOS device of the adjacent second memory cell, and the first set of contacts of the first memory cell is correspondingly electrically connected with the second set of contacts of the adjacent second memory cell.

Classes IPC  ?

  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

80.

VERTICAL MEMORY DEVICES AND METHOD OF FABRICATION THEREOF

      
Numéro d'application 17848008
Statut En instance
Date de dépôt 2022-06-23
Date de la première publication 2023-12-28
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Xie, Jingtao
  • Yan, Bingjie
  • Zhou, Wenxi
  • Wang, Di
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

Aspects of the disclosure provide a semiconductor device. The semiconductor device includes a stack structure and a contact structure. The stack structure comprises interleaved gate layers and insulating layers. The contact structure comprises a conductive structure and one or more insulating structures. The conductive structure can extend through the stack structure and form a conductive connection with one of the gate layers. The one or more insulating structures surround the conductive structure and electrically isolate the conductive structure from remaining ones of the gate layers. The one or more insulating structures further include one or more first insulating structures. Each of the one or more first insulating structures is disposed between an adjacent pair of the insulating layers, and the one or more first insulating structures are disposed on a first side of the one of the gate layers.

Classes IPC  ?

  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

81.

THREE-DIMENSIONAL MEMORY DEVICES AND FABRICATING METHODS THEREOF

      
Numéro d'application CN2023083667
Numéro de publication 2023/246209
Statut Délivré - en vigueur
Date de dépôt 2023-03-24
Date de publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Fan, Dongyu
  • Zhao, Dongxue
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Huo, Zongliang
  • Liu, Wei

Abrégé

Three-dimensional (3D) memory devices and fabricating methods are disclosed. A disclosed 3D memory device comprises a first semiconductor structure comprising: an array of first-type through stack structures in a first region and an array of second-type through stack structures in a second region, and a slit structure separating the array of first-type through stack structures from the array of second-type through stack structures. The 3D memory device further comprises a second semiconductor structure comprising, a first periphery circuit and a second periphery circuit at different levels. The second semiconductor structure and the first semiconductor structure are bonded together, such that the first periphery circuit is located between the second periphery circuit and the first semiconductor structure.

Classes IPC  ?

  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H10B 51/40 - Dispositifs de RAM ferro-électrique [FeRAM] comprenant des transistors ferro-électriques de mémoire caractérisés par la région de circuit périphérique
  • H10B 53/40 - Dispositifs RAM ferro-électrique [FeRAM] comprenant des condensateurs ferro-électriques de mémoire caractérisés par la région de circuit périphérique
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe

82.

THREE-DIMENSIONAL MEMORY DEVICES AND FABRICATING METHODS THEREOF

      
Numéro d'application CN2023083734
Numéro de publication 2023/246210
Statut Délivré - en vigueur
Date de dépôt 2023-03-24
Date de publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Zhao, Dongxue
  • Yang, Tao
  • Zhou, Wenxi
  • Yang, Yuancheng
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

Three-dimensional (3D) memory devices and fabricating methods are disclosed. A disclosed 3D memory device comprises: a first semiconductor structure, comprising: an array of first type through stack structures in a first region of a memory stack; an array of second type through stack structures in a second region of the memory stack; a semiconductor layer including a first portion on the array of first type through stack structures and a second portion on the array of second type through stack structures; multiple vias each penetrating the semiconductor layer and in contact with a corresponding one of the first type through stack structures or the array of second type through stack structures; and a slit structure separating the array of first type through stack structures from the array of second type through stack structures, and separating the first portion of the semiconductor layer from the second portion of the semiconductor layer.

Classes IPC  ?

  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H10B 51/40 - Dispositifs de RAM ferro-électrique [FeRAM] comprenant des transistors ferro-électriques de mémoire caractérisés par la région de circuit périphérique
  • H10B 53/40 - Dispositifs RAM ferro-électrique [FeRAM] comprenant des condensateurs ferro-électriques de mémoire caractérisés par la région de circuit périphérique
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U

83.

MEMORY DEVICE, MEMORY SYSTEM, AND OPERATING METHOD THEREOF

      
Numéro d'application CN2023101998
Numéro de publication 2023/246931
Statut Délivré - en vigueur
Date de dépôt 2023-06-22
Date de publication 2023-12-28
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) Guo, Xiaojiang

Abrégé

A memory device, a memory system, and a method thereof are provided. In the method, an N-th programming pulse is applied to a word line coupled to memory cells of the memory device each with a target programming state being an i-th programming state. A first sub-verification and an M-th second sub-verification are performed on the memory cells to obtain a first sub-result and an M-th second sub-result, respectively. Based on the M-th second sub-result, a subset of the memory cells is determined to be programmed with an (N+1) -th programming pulse. Then, the (N+1) -th programming pulse is applied to the word line. After applying the (N+1) -th programming pulse to the word line, the memory cells are determined to be successfully programmed to the i-th programming state based on the first sub-result indicating that a number of failed bits in the first sub-verification is less than a first preset value.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données

84.

THREE-DIMENSIONAL MEMORY DEVICE HAVING STAIRCASE STRUCTURE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 17843674
Statut En instance
Date de dépôt 2022-06-17
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xu, Ling
  • Zhang, Zhong
  • Zhou, Wenxi
  • Wang, Di
  • Xia, Zhiliang
  • Huo, Zongliang

Abrégé

A three-dimensional (3D) memory device includes interleaved conductive layers and dielectric layers. Edges of the conductive layers and dielectric layers define a plurality of stairs. The 3D memory device also includes a plurality of landing structures each over a respective conductive layer at a respective stair. Each of the landing structures includes a first layer having a first material and a second layer having a second material, the first layer being over the second layer.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11521 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire

85.

THREE-DIMENSIONAL MEMORY DEVICE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 17845443
Statut En instance
Date de dépôt 2022-06-21
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Zhang, Kun
  • Zhou, Wenxi
  • Xia, Zhiliang
  • Wang, Di
  • Liu, Wei
  • Huo, Zongliang

Abrégé

A three-dimensional (3D) memory device includes a plurality of memory planes and a separation block. Each memory plane includes a plurality of memory blocks. Each memory block includes a memory stack including interleaved conductive layers and first dielectric layers, and a plurality of channel structures each extending through the memory stack. The separation block extending laterally to separate each two adjacent memory planes. Each separation block includes a dielectric stack including interleaved second dielectric layers and the first dielectric layers. The first dielectric layers extend across the memory blocks and the separation block, and the second dielectric layers separate the conductive layers of two adjacent memory blocks.

Classes IPC  ?

  • H01L 27/11575 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par la région limite entre la région noyau et la région de circuit périphérique
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

86.

POWER LEAKAGE BLOCKING IN LOW-DROPOUT REGULATOR

      
Numéro d'application 18242397
Statut En instance
Date de dépôt 2023-09-05
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) Wei, Ruxin

Abrégé

In certain aspects, a circuit includes an amplifier, a first transistor, a second transistor, a third transistor, a signal pair generation circuit, and a leakage track bias generator circuit connected to the signal pair generation circuit. A gate terminal of the first transistor is connected to an output of the amplifier, and a first terminal of the first transistor is connected to an input of the amplifier. A first terminal of the second transistor is connected to a second terminal of the first transistor. A first terminal of the third transistor is connected to the first terminal of the first transistor, and a second terminal of the third transistor is connected to a second terminal of the second transistor. The signal pair generation circuit is connected to a gate terminal of the second transistor and a gate terminal of the third transistor. The leakage track bias generator circuit includes a resistor, and a first terminal of the resistor is connected to the ground.

Classes IPC  ?

  • G11C 16/30 - Circuits d'alimentation
  • G05F 1/46 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu
  • G05F 1/575 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final caractérisé par le circuit de rétroaction
  • H10B 41/41 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région de circuit périphérique de régions de mémoire comprenant un transistor de sélection de cellules, p.ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique

87.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application CN2023098891
Numéro de publication 2023/241433
Statut Délivré - en vigueur
Date de dépôt 2023-06-07
Date de publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Liu, Yaqin
  • Wang, Yanhong
  • Liu, Wei

Abrégé

A memory device includes a memory array and a peripheral circuit coupled to the memory array. The memory array includes a vertical transistor having a first terminal and a second terminal, a storage unit having a first end coupled to the first terminal of the vertical transistor, and a bit line coupled to the second terminal of the vertical transistor. The vertical transistor includes a semiconductor body extending in a first direction, and a gate structure coupled to at least one side of the semiconductor body. The vertical transistor is disposed between the bit line and the storage unit along the first direction.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • G11C 7/12 - Circuits de commande de lignes de bits, p.ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, circuits d'égalisation, pour lignes de bits
  • H01L 21/822 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant une technologie au silicium
  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 29/786 - Transistors à couche mince
  • H10B 63/10 - Dispositifs RAM à changement de phase [PCRAM, PRAM]
  • H10B 63/00 - Dispositifs de mémoire par changement de résistance, p.ex. dispositifs RAM résistifs [ReRAM]
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion

88.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18220096
Statut En instance
Date de dépôt 2023-07-10
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Liu, Yaqin
  • Wang, Yanhong
  • Liu, Wei

Abrégé

A memory device includes a memory array and a peripheral circuit coupled to the memory array. The memory array includes a vertical transistor having a first terminal and a second terminal, a storage unit having a first end coupled to the first terminal of the vertical transistor, and a bit line coupled to the second terminal of the vertical transistor. The vertical transistor includes a semiconductor body extending in a first direction, and a gate structure coupled to at least one side of the semiconductor body. The vertical transistor is disposed between the bit line and the storage unit along the first direction.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

89.

WORD LINE STRUCTURE OF THREE-DIMENSIONAL MEMORY DEVICE

      
Numéro d'application 18236815
Statut En instance
Date de dépôt 2023-08-22
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Xu, Qiang
  • Liu, Fandong
  • Huo, Zongliang
  • Xia, Zhiliang
  • Yang, Yaohua
  • Hong, Peizhen
  • Hua, Wenyu
  • He, Jia

Abrégé

A memory device includes a substrate, a stack over the substrate, and a gate line slit extending along a first direction and dividing the stack into two portions. The stack includes a connection portion that connects the two portions of the stack. The connection portion includes at least two sub-connection portions along a second direction perpendicular to the first direction. The gate line slit includes at least two portions along the first direction. Each sub-connection portion is between adjacent two portions of the gate line slit.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/30 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire
  • H10B 43/35 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région noyau de mémoire avec transistors de sélection de cellules, p.ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H10B 43/50 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région limite entre la région noyau et la région de circuit périphérique
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

90.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17842452
Statut En instance
Date de dépôt 2022-06-16
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Wang, Di
  • Zhou, Wenxi
  • Zhang, Zhong

Abrégé

In certain aspects, a three-dimensional (3D) memory device includes a stack structure, and a slit structure extending. The stack structure includes interleaved conductive layers and dielectric layers. Edges of the interleaved conductive layers and dielectric layers define a staircase structure. Each one of the conductive layers has a thickened portion in the staircase structure. The thickened portion extends along a first direction. The slit structure extends through the stack structure and along a second direction perpendicular to the first direction, such that the slit structure cuts off at least one, but not all, of the thickened portions of the conductive layers.

Classes IPC  ?

  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées
  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11582 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec isolateurs de grille à piégeage de charge, p.ex. MNOS ou NROM caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. canaux en forme de U

91.

THREE-DIMENSIONAL MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 17843636
Statut En instance
Date de dépôt 2022-06-17
Date de la première publication 2023-12-21
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Zhang, Kun
  • Zhou, Wenxi
  • Wu, Shuangshuang

Abrégé

Three-dimensional (3D) memory devices and methods for forming the same are disclosed. The 3D memory device includes a doped semiconductor layer, a source select gate line disposed on the doped semiconductor layer, a stack structure including interleaved conductive layers and dielectric layers formed on the source select gate line, and a channel structure extending through the stack structure and the source select gate line and in contact with the doped semiconductor layer. The channel structure includes a semiconductor channel and a memory film. The source select gate line is in contact with the semiconductor channel.

Classes IPC  ?

  • H01L 27/11556 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par des agencements tridimensionnels, p.ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H01L 27/11521 - Mémoires mortes programmables électriquement; Procédés de fabrication à étapes multiples de ces dispositifs avec grilles flottantes caractérisées par la région noyau de mémoire

92.

THREE DIMENSIONAL (3D) MEMORY DEVICE AND FABRICATION METHOD

      
Numéro d'application 17838964
Statut En instance
Date de dépôt 2022-06-13
Date de la première publication 2023-12-14
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Shan, Chuanhai
  • Li, Zhaosong
  • Lu, Zhouyang
  • Liu, Jing
  • Gao, Jing

Abrégé

Three-dimensional (3D) NAND memory devices and methods are provided. A fabrication method includes forming a semiconductor layer over a substrate, forming an opening that extends partially through the semiconductor layer, depositing a first stack layer and a second stack layer that are alternately stacked over a sidewall of the opening and over the semiconductor layer, and filling the opening with a dielectric material to form an alignment mark.

Classes IPC  ?

  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p.ex. marques de repérage, schémas de test
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

93.

THREE-DIMENSIONAL MEMORY DEVICE AND FABRICATION METHOD

      
Numéro d'application 17838910
Statut En instance
Date de dépôt 2022-06-13
Date de la première publication 2023-12-14
Propriétaire Yangtze Memory Technologies Co., Ltd. (Chine)
Inventeur(s)
  • Lu, Zhiyong
  • Peng, Sheng
  • Yu, Kai
  • Zhang, Wenbo
  • Zhou, Yang
  • Gao, Jing

Abrégé

Three-dimensional (3D) NAND memory devices and methods are provided. In one aspect, a fabrication method includes forming a conductor/insulator stack over a substrate, forming a dielectric layer of a dielectric material including atomic hydrogen over a part of the conductor/insulator stack, and performing a thermal process to release the atomic hydrogen from the dielectric material and diffuse the atomic hydrogen into the conductor/insulator stack.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

94.

WAFER PATTERN IDENTIFICATION SYSTEM AND METHOD

      
Numéro d'application 17834560
Statut En instance
Date de dépôt 2022-06-07
Date de la première publication 2023-12-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Ma, Miaomiao
  • Lyu, Jin
  • Wang, Zhenghang
  • Chen, Peipei
  • Huang, Tao

Abrégé

A pattern identification system is disclosed. The pattern identification system includes a memory configured to store instructions and a processor coupled to the memory and configured to execute the instructions to perform a process. The process includes receiving measurement data associated with the wafer pattern. The process may also include determining a similarity value between the wafer pattern and a reference pattern associated with a reference wafer based on the measurement data. The process may further include determining whether the similarity value satisfies a similarity condition. Responsive to the similarity value satisfying the similarity condition, the process may additionally include identifying a failure mode associated with the wafer pattern based on the reference pattern of the reference wafer.

Classes IPC  ?

  • G06K 9/62 - Méthodes ou dispositions pour la reconnaissance utilisant des moyens électroniques

95.

MEMORY DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18205282
Statut En instance
Date de dépôt 2023-06-02
Date de la première publication 2023-12-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Liu, Wei
  • Zhu, Hongbin
  • Hua, Wenyu

Abrégé

A memory device includes a memory cell and a peripheral circuit. The memory cell includes a vertical transistor having a first terminal and a second terminal, a storage unit having a first end coupled to the first terminal of the vertical transistor, and a bit line coupled to the second terminal of the vertical transistor. The peripheral circuit is coupled to the bit line. The vertical transistor includes a semiconductor body extending in a first direction, and a gate structure coupled to at least one side of the semiconductor body. The bit line is disposed between the vertical transistor and the peripheral circuit along the first direction.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • H10B 63/10 - Dispositifs RAM à changement de phase [PCRAM, PRAM]

96.

SEMICONDUCTOR STRUCTURES AND METHODS FOR FORMING THE SAME

      
Numéro d'application CN2023093907
Numéro de publication 2023/231745
Statut Délivré - en vigueur
Date de dépôt 2023-05-12
Date de publication 2023-12-07
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Zhang, Hao
  • Yan, Bingjie
  • Wang, Ya
  • Hua, Wenyu

Abrégé

A semiconductor structure and method for manufacturing thereof are provided. The semiconductor structure includes a vertical transistor. The vertical transistor includes a semiconductor body extending in a first direction. The semiconductor body includes a source/drain at one end of the semiconductor body. The vertical transistor also includes a gate structure coupled to at least one side of the semiconductor body. The gate structure includes a gate dielectric and a gate electrode. The vertical transistor further includes a silicide. At least part of the silicide is above the source/drain. An area of the silicide is larger than an area of a first surface of the source/drain. The first surface is vertical to the first direction.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

97.

THROUGH ARRAY CONTACT STRUCTURE OF THREE-DIMENSIONAL MEMORY DEVICE

      
Numéro d'application 18231749
Statut En instance
Date de dépôt 2023-08-08
Date de la première publication 2023-11-30
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Lu, Zhenyu
  • Shi, Wenguang
  • Wu, Guanping
  • Wan, Xianjin
  • Chen, Baoyou

Abrégé

A three-dimensional (3D) memory device includes a staircase region including a first stack and a second stack, a barrier structure extending vertically through the first stack and laterally separating the first stack from the second stack, and a through array contact extending vertically through the first stack. The first stack includes first and second dielectric layers arranged alternately in a vertical direction. The second stack includes conductor layers and third dielectric layers arranged alternately in the vertical direction. The barrier structure includes an unclosed shape.

Classes IPC  ?

  • H10B 43/50 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région limite entre la région noyau et la région de circuit périphérique
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p.ex. avec des canaux inclinés les canaux comprenant des parties verticales, p.ex. des canaux en forme de U
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p.ex. structures d'interconnexions enterrées

98.

MEMORY DEVICE, MEMORY SYSTEM, AND PROGRAM OPERATION METHOD THEREOF

      
Numéro d'application 18113617
Statut En instance
Date de dépôt 2023-02-23
Date de la première publication 2023-11-30
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Yali
  • Zhao, Xiangnan
  • Cui, Ying

Abrégé

A memory device, a memory system, and a program operation method are disclosed. In one example, at an ith programming loop, in response to determining that index i is greater than or equal to a first preset value and less than an initial verification loop number corresponding to a target state of memory cells in the memory device, an ith programming inhibition operation may be performed on the memory cells of the target state. Index i may be a positive integer, and the initial verification loop number may indicate a programming loop number that starts a verification operation corresponding to the target state of the memory cells.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p.ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/24 - Circuits de commande de lignes de bits

99.

VOLTAGE REGULATION FOR MULTIPLE VOLTAGE LEVELS

      
Numéro d'application 18234356
Statut En instance
Date de dépôt 2023-08-15
Date de la première publication 2023-11-30
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s) She, Min

Abrégé

A voltage regulator can include an operational amplifier powered by a supply voltage and configured to generate a first gate voltage. The voltage regulator can also include a first transistor configured to receive the first gate voltage and generate a first driving voltage. The voltage regulator can further include a second transistor configured to receive a second gate voltage and generate a second driving voltage. The first gate voltage can be generated based on feedback provided to the operational amplifier. The second gate voltage can be generated from the first gate voltage.

Classes IPC  ?

  • G05F 1/575 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final caractérisé par le circuit de rétroaction
  • G05F 1/59 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de réglage final pour une charge unique
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  • G11C 16/08 - Circuits d'adressage; Décodeurs; Circuits de commande de lignes de mots
  • G11C 16/24 - Circuits de commande de lignes de bits

100.

MEMORY DEVICE, MEMORY SYSTEM, AND PROGRAM OPERATION METHOD THEREOF

      
Numéro d'application CN2022141070
Numéro de publication 2023/226417
Statut Délivré - en vigueur
Date de dépôt 2022-12-22
Date de publication 2023-11-30
Propriétaire YANGTZE MEMORY TECHNOLOGIES CO., LTD. (Chine)
Inventeur(s)
  • Song, Yali
  • Zhao, Xiangnan
  • Cui, Ying

Abrégé

A memory device, a memory system, and a program operation method are disclosed. In one example, at an ithprogramming loop, in response to determining that index i is greater than or equal to a first preset value and less than an initial verification loop number corresponding to a target state of memory cells in the memory device, an ith programming inhibition operation may be performed on the memory cells of the target state. Index i may be a positive integer, and the initial verification loop number may indicate a programming loop number that starts a verification operation corresponding to the target state of the memory cells.

Classes IPC  ?

  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p.ex. FAMOS
  1     2     3     ...     20        Prochaine page