STATS ChipPAC Pte. Lte.

Singapour

Retour au propriétaire

1-100 de 1 467 pour STATS ChipPAC Pte. Lte. Trier par
Recheche Texte
Affiner par
Date
Nouveautés (dernières 4 semaines) 5
2023 septembre (MACJ) 1
2023 août 5
2023 juillet 7
2023 juin 5
Voir plus
Classe IPC
H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide 396
H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements 364
H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition 329
H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes 281
H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives 275
Voir plus
Statut
En Instance 54
Enregistré / En vigueur 1 413
Résultats pour  brevets
  1     2     3     ...     15        Prochaine page

1.

TEST SOCKET AND APPARATUS FOR TESTING A SEMICONDUCTOR PACKAGE

      
Numéro d'application 18180103
Statut En instance
Date de dépôt 2023-03-07
Date de la première publication 2023-09-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Wonjung
  • Moon, Zunbae
  • Han, Kyouyong

Abrégé

A test socket and a test apparatus for testing a semiconductor package are provided. The test socket includes: a first connection structure including a first insulating body and a plurality of conductive plugs within the first insulating body; and a second connection structure disposed on the first connection structure and including a second insulating body and a plurality of elastic conductive pillars, the second insulating body being elastic, and the plurality of elastic conductive pillars being formed by arranging a plurality of conductive particles in the second insulating body in a vertical direction; wherein the plurality of elastic conductive pillars are in vertical alignment with the plurality of plugs of the first connection structure, respectively, and the conductive particles in each of the plurality of elastic conductive pillars can produce electrical conductivity in response to an external pressure applied onto the elastic conductive pillar.

Classes IPC  ?

  • G01R 31/28 - Test de circuits électroniques, p.ex. à l'aide d'un traceur de signaux
  • G01R 1/04 - Boîtiers; Organes de support; Agencements des bornes

2.

Selective EMI Shielding Using Preformed Mask

      
Numéro d'application 18303308
Statut En instance
Date de dépôt 2023-04-19
Date de la première publication 2023-08-31
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Kyunghwan
  • Lee, Heesoo
  • Kim, Changoh
  • Park, Kyounghee
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor package has a substrate, a first component disposed over the substrate, an encapsulant deposited over the first component, and a second component disposed over the substrate outside the encapsulant. A metal mask is disposed over the second component. A shielding layer is formed over the semiconductor package. The metal mask after forming the shielding layer. The shielding layer is optionally formed on a contact pad of the substrate while a conic area above the contact pad that extends 40 degrees from vertical remains free of the encapsulant and metal mask while forming the shielding layer. Surfaces of the metal mask and encapsulant oriented toward the contact pad can be sloped. The metal mask can be disposed and removed using a pick-and-place machine.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

3.

Semiconductor Device and Method of Forming Conductive Vias to Have Enhanced Contact to Shielding Layer

      
Numéro d'application 18304090
Statut En instance
Date de dépôt 2023-04-20
Date de la première publication 2023-08-31
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Sungsoo
  • Ha, Daehyeok
  • Park, Sangmi

Abrégé

A semiconductor device has a substrate with a plurality of conductive vias formed through the substrate in an offset pattern. An electrical component is disposed in a die attach area over a first surface of the substrate. The conductive vias are formed around the die attach area of the substrate. A first conductive layer is formed over the first surface of the substrate, and a second conductive layer is formed over the second surface. An encapsulant is deposited over the substrate and electrical component. The substrate is singulated through the conductive vias. A first conductive via has a greater exposed surface area than a second conductive via. A shielding layer is formed over the electrical component and in contact with a side surface of the conductive vias. The shielding layer may extend over a second surface of substrate opposite the first surface of the substrate.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H05K 1/02 - Circuits imprimés - Détails

4.

Method and Device for Reducing Metal Burrs When Sawing Semiconductor Packages

      
Numéro d'application 18309951
Statut En instance
Date de dépôt 2023-05-01
Date de la première publication 2023-08-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Yang, Deokkyung
  • Lee, Heesoo

Abrégé

A semiconductor device has a substrate. A conductive layer is formed over the substrate and includes a ground plane. A first tab of the conductive layer extends from the ground plane and less than half-way across a saw street of the substrate. A shape of the first tab can include elliptical, triangular, parallelogram, or rectangular portions, or any combination thereof. An encapsulant is deposited over the substrate. The encapsulant and substrate are singulated through the saw street. An electromagnetic interference (EMI) shielding layer is formed over the encapsulant. The EMI shielding layer contacts the first tab of the conductive layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

5.

METHOD FOR MAKING SEMICONDUCTOR PACKAGES

      
Numéro d'application 18165347
Statut En instance
Date de dépôt 2023-02-07
Date de la première publication 2023-08-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Moon, Jisik
  • Seo, Dongjun
  • Lee, Jungsub
  • Koo, Kyowang

Abrégé

The present application relates to a method for making semiconductor packages. The method for making semiconductor packages comprises forming a semiconductor package array, the semiconductor package array having at its first side a interconnect encasing layer; attaching an adhesive tape onto the interconnect encasing layer, wherein the adhesive layer has an adhesive layer and a base film; removing, by a laser beam, the base film of the adhesive tape at a predetermined ablation region; and singulating the semiconductor package array along the predetermined ablation regions to separate the semiconductor package array into a plurality of semiconductor packages.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière

6.

Semiconductor Device and Method of Applying a Single Liquid Photoresist Material to Semiconductor Wafer

      
Numéro d'application 17650709
Statut En instance
Date de dépôt 2022-02-11
Date de la première publication 2023-08-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Nam, Giwoong
  • Jang, Junghwan
  • Hwang, Inhee

Abrégé

A semiconductor manufacturing device has an outer cup and inner cup with a wafer mount disposed within the outer cup. A semiconductor wafer is disposed on the wafer mount. A dispenser dispenses a photoresist material onto a surface of the semiconductor wafer. A controller controls the dispenser to apply in a single application, the photoresist material to the surface of the semiconductor wafer while rotating at a first speed to form a thickness of the photoresist material up to 12.0 micrometers, or in the range of 3.0 to 12.0 micrometers. The first speed ranges from 400 to 700 RPM. The controller controls the dispenser to discontinue application of the photoresist material while rotating the semiconductor wafer at the first speed. The photoresist material dries while rotating the semiconductor wafer. The controller controls the dispenser to apply a coating to the semiconductor wafer prior to applying the photoresist material.

Classes IPC  ?

  • G03F 7/16 - Procédés de couchage; Appareillages à cet effet
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou

7.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18163884
Statut En instance
Date de dépôt 2023-02-03
Date de la première publication 2023-08-17
Propriétaire STATS ChipPAC Pte. Ltd (Singapour)
Inventeur(s)
  • Park, Hyunseok
  • Kim, Sinjae
  • Shin, Yongmoo
  • Seo, Dongjun

Abrégé

A semiconductor device and a method for making the same are provided. The method includes: providing a package including: a substrate including a first surface and a second surface opposite to the first surface; a first electronic component mounted on the first surface of the substrate; a conductive pillar formed on the first surface of the substrate, wherein a height of the conductive pillar is smaller than a height of the first electronic component; and a first encapsulant disposed on the first surface of the substrate and covering the first electronic component and the conductive pillar; forming a groove in the first encapsulant to expose a top surface and a portion of a lateral surface of the conductive pillar; and forming a bump in the groove, wherein the bump covers the top surface and the exposed portion of the lateral surface of the conductive pillar.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement

8.

Thermally Enhanced FCBGA Package

      
Numéro d'application 18305913
Statut En instance
Date de dépôt 2023-04-24
Date de la première publication 2023-08-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Kyungoe
  • Braganca, Jr., Wagno Alves
  • Park, Dongsam

Abrégé

A semiconductor device has a heat spreader with an opening formed through the heat spreader. The heat spreader is disposed over a substrate with a semiconductor die disposed on the substrate in the opening. A thermally conductive material, e.g., adhesive or an elastomer plug, is disposed in the opening between the heat spreader and semiconductor die. A conductive layer is formed over the substrate, heat spreader, and thermally conductive material.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

9.

Semiconductor Device and Method Using Tape Attachment

      
Numéro d'application 17649005
Statut En instance
Date de dépôt 2022-01-26
Date de la première publication 2023-07-27
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Gunhyuck
  • Son, Sanghyun
  • Jang, Yujeong
  • Lee, Hyeoneui

Abrégé

A semiconductor device has a first semiconductor package including a substrate and an encapsulant deposited over the substrate. An adhesive tape is disposed on the encapsulant. A conductive via is formed by trench cutting through the adhesive tape and encapsulant to expose the substrate. A second semiconductor package is disposed over the adhesive tape opposite the first semiconductor package. The first semiconductor package and second semiconductor package are bonded together by the adhesive tape.

Classes IPC  ?

  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

10.

Semiconductor Device and Method of Stabilizing Heat Spreader on Semiconductor Package

      
Numéro d'application 17648146
Statut En instance
Date de dépôt 2022-01-17
Date de la première publication 2023-07-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Soojung
  • Lee, Kyuwon
  • Kim, Hyunkyum
  • Jang, Jiwon
  • Hong, Jeehyun

Abrégé

A semiconductor device has an electrical component and heat sink disposed over the electrical component. A portion of the heat sink extends at least partially down a side surface of the electrical component to prevent lateral movement of the heat sink with respect to the semiconductor die. Alternatively, a portion of the heat sink extends at least partially below a surface of the electrical component. The heat sink can have an angled side, extension, or indentation to stabilize the heat sink on the electrical component to prevent rotation or otherwise shifting position that would impart movement in the lateral direction and possibly contact adjacent components or create defects on the PCB. The portion of the heat sink extending at least partially down does so on at least two side surfaces of the electrical component. The electrical component can be a flipchip semiconductor die.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes

11.

Semiconductor Device with Compartment Shield Formed from Metal Bars and Manufacturing Method Thereof

      
Numéro d'application 17648365
Statut En instance
Date de dépôt 2022-01-19
Date de la première publication 2023-07-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongkook
  • Koo, Kyowang
  • Kim, Heeyoun
  • Kim, Seongkuk

Abrégé

A semiconductor device has a substrate and first and second electrical component disposed over the substrate. A first metal bar is disposed over the substrate between the first electrical component and second electrical component. The first metal bar is formed by disposing a mask over a carrier. An opening is formed in the mask and a metal layer is sputtered over the mask. The mask is removed to leave the metal layer within the opening as the first metal bar. The first metal bar can be stored in a tape-and-reel.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

12.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18154024
Statut En instance
Date de dépôt 2023-01-12
Date de la première publication 2023-07-20
Propriétaire STATS ChipPAC Pte. Ltd (Singapour)
Inventeur(s)
  • Kim, Youngsang
  • Kwon, Jieun
  • Moon, Jisik

Abrégé

A method for making a semiconductor device is provided. The method includes: providing a package including: a substrate including a first surface and a second surface opposite to the first surface; a first electronic component mounted on the first surface of the substrate; a second electronic component mounted on the second surface; and a contact pad formed on the second surface of the substrate, wherein the contact pad is outside of a projection of the second electronic component on the second surface of the substrate; and a first encapsulant disposed on the first surface of the substrate and covering the first electronic component; forming a second encapsulant over and around the second electronic component, wherein the contact pad is exposed from the second encapsulant; planarizing the second encapsulant to expose the second electronic component; and forming a bump on the contact pad of the second surface of the substrate.

Classes IPC  ?

  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

13.

Semiconductor Manufacturing Equipment and Method of Expelling Residue Through Suction Hood

      
Numéro d'application 17647040
Statut En instance
Date de dépôt 2022-01-05
Date de la première publication 2023-07-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Jang, Yujeong
  • Lee, Jiwon

Abrégé

A semiconductor manufacturing equipment has a support platform and a substrate disposed over the support platform. A first electrical component is disposed over a first surface of the substrate. A second electrical component is disposed over a second surface of the substrate opposite the first surface of the substrate. A suction hood is disposed over the substrate. A gas is introduced over the substrate to circulate residue while drawing the residue vertically into the suction hood. The gas can be introduced with a gas nozzle or air knife. The gas can be introduced from a gas conduit disposed at least partially around the substrate. The gas conduit can extend completely around the substrate. The gas nozzles are sequentially placed around the gas conduit. The gas can be a stable or inert gas. The residue is displaced away from the second electrical component.

Classes IPC  ?

  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • B08B 5/02 - Nettoyage par la force de jets, p.ex. le soufflage de cavités
  • B08B 15/02 - Précautions prises pour empêcher les crasses ou les fumées de s'échapper de la zone où elles sont produites; Ramassage ou enlèvement des crasses ou fumées de cette zone par utilisation de chambres ou de hottes recouvrant cette zone
  • B08B 5/04 - Nettoyage par aspiration, avec ou sans action auxiliaire

14.

Semiconductor Device and Method of Forming Selective EMI Shielding with Slotted Substrate

      
Numéro d'application 17647055
Statut En instance
Date de dépôt 2022-01-05
Date de la première publication 2023-07-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device has a substrate and a slot formed in the substrate. A first electrical component is disposed over the substrate adjacent to the slot. An encapsulant is deposited over the first electrical component with a surface of the encapsulant coplanar to a surface of the substrate within the slot. A shielding layer is formed over the encapsulant and physically contacting the surface of the substrate within the slot. The substrate is singulated to form a semiconductor package with the first electrical component after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

15.

Semiconductor Device and Method for Selective EMI Shielding Using a Mask

      
Numéro d'application 17647069
Statut En instance
Date de dépôt 2022-01-05
Date de la première publication 2023-07-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Gunhyuck
  • Lee, Hyunkyu
  • Kim, Minjung

Abrégé

A semiconductor device is made by providing a strip substrate including a plurality of units. A hole is formed in the strip substrate. An encapsulant is deposited over the strip substrate. A mask is disposed over the strip substrate and encapsulant with a leg of the mask disposed in the hole. A shielding layer is formed over the mask and strip substrate. The mask is removed after forming the shielding layer. The strip substrate is singulated to separate the plurality of units from each other after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

16.

Selective EMI Shielding Using Preformed Mask with Fang Design

      
Numéro d'application 18174790
Statut En instance
Date de dépôt 2023-02-27
Date de la première publication 2023-06-29
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device has a semiconductor package including a substrate comprising a land grid array. A component is disposed over the substrate. An encapsulant is deposited over the component. The land grid array remains outside the encapsulant. A fanged metal mask is disposed over the land grid array. A shielding layer is formed over the semiconductor package. The fanged metal mask is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

17.

Semiconductor Device and Method of Processing Strip of Electrical Components Using Mesh Jig

      
Numéro d'application 17643231
Statut En instance
Date de dépôt 2021-12-08
Date de la première publication 2023-06-08
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Joonsung
  • Han, Jisu
  • Rhee, Wonsang

Abrégé

A semiconductor device has an interconnect substrate and an electrical component disposed over the substrate. A first carrier including a window is disposed over the interconnect substrate with the electrical component disposed within the window. A second carrier is disposed over the first carrier with a plurality of posts extending through the first carrier. The substrate is disposed over a third carrier. The posts may extend through the first carrier outside a footprint of the substrate. Alternatively, at least one of the posts extend through an opening in the substrate and the remaining posts are outside the footprint of the substrate. A plurality of pins extends from the second carrier to a dummy area of the substrate. Openings can be formed in a surface of the second carrier. The combination of first carrier, second carrier, and third carrier constitutes a mesh jig to support the strip of electrical components.

Classes IPC  ?

  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension

18.

Laser-Based Redistribution and Multi-Stacked Packages

      
Numéro d'application 18161693
Statut En instance
Date de dépôt 2023-01-30
Date de la première publication 2023-06-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Park, Seonghwan
  • Jung, Jinhee

Abrégé

A semiconductor device has a first package layer. A first shielding layer is formed over the first package layer. The first shielding layer is patterned to form a redistribution layer. An electrical component is disposed over the redistribution layer. An encapsulant is deposited over the electrical component. A second shielding layer is formed over the encapsulant. The second shielding layer is patterned. The patterning of the first shielding layer and second shielding layer can be done with a laser. The second shielding layer can be patterned to form an antenna.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence

19.

Semiconductor Device and Method for Reducing Metal Burrs Using Laser Grooving

      
Numéro d'application 17457074
Statut En instance
Date de dépôt 2021-12-01
Date de la première publication 2023-06-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Lee, Daepark
  • Lee, Youngkang
  • Jeong, Yongjin

Abrégé

A semiconductor device is formed using a jig. The jig includes a metal frame, a polymer film, and an adhesive layer disposed between the metal frame and polymer film. An opening is formed through the adhesive layer and polymer film. A groove is formed around the opening. A semiconductor package is disposed on the jig over the opening with a side surface of the semiconductor package adjacent to the groove. A shielding layer is formed over the semiconductor package and jig. The semiconductor package is removed from the jig.

Classes IPC  ?

  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

20.

Semiconductor Manufacturing Equipment and Method of Providing Support Base with Filling Material Disposed into Openings in Semiconductor Wafer for Support

      
Numéro d'application 17457155
Statut En instance
Date de dépôt 2021-12-01
Date de la première publication 2023-06-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hyeonchul
  • Lee, Hunteak
  • Tak, Hyunsu
  • Lee, Wanil
  • Seo, Inho

Abrégé

A semiconductor device is manufactured using a support base and a filling material formed on the support base. The filling material can be a plurality of protrusions or penetrable film. The protrusions are attached to the support base with an adhesive. The protrusions have a variety of shapes such as square frustum, conical frustum, three-sided pyramid with a flat top, four-sided rectangular body, and elongated square frustum. A semiconductor wafer is disposed over the support base with the filling material extending into openings in the semiconductor wafer. The openings in the semiconductor wafer can have slanted sidewalls, or a more complex shape such as ledges and vertical projections. The filling material may substantially fill the openings in the semiconductor wafer. The protrusions may partially fill the openings in the semiconductor wafer. The protrusions occupy at least a center of the openings in the semiconductor wafer.

Classes IPC  ?

  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/77 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

21.

Semiconductor Device and Method of Forming Electrical Circuit Pattern Within Encapsulant of SIP Module

      
Numéro d'application 18154993
Statut En instance
Date de dépôt 2023-01-16
Date de la première publication 2023-05-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

A semiconductor device has an electronic component assembly with a substrate and a plurality of electrical components disposed over the substrate. A conductive post is formed over the substrate. A molding compound sheet is disposed over the electrical component assembly. A carrier including a first electrical circuit pattern is disposed over the molding compound sheet. The carrier is pressed against the molding compound sheet to dispose a first encapsulant over and around the electrical component assembly and embed the first electrical circuit pattern in the first encapsulant. A shielding layer can be formed over the electrical components assembly. The carrier is removed to expose the first electrical circuit pattern. A second encapsulant is deposited over the first encapsulant and the first electrical circuit pattern. A second electrical circuit pattern is formed over the second encapsulant. A semiconductor package is disposed over the first electrical circuit pattern.

Classes IPC  ?

  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p.ex. écrans Faraday

22.

Molded Laser Package with Electromagnetic Interference Shield and Method of Making

      
Numéro d'application 18155878
Statut En instance
Date de dépôt 2023-01-18
Date de la première publication 2023-05-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Lee, Hunteak
  • Lee, Heesoo
  • Lee, Wanil
  • Lee, Sangduk

Abrégé

A semiconductor device has a substrate comprising a carrier and an interposer disposed on the carrier. An electrical component is disposed over a first surface of the interposer. An interconnect structure is disposed over the first surface of the interposer. An encapsulant is deposited over the electrical component, interconnect structure, and substrate. A trench is formed through the encapsulant and interposer into the carrier. A shielding layer is formed over the encapsulant and into the trench. The carrier is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence

23.

Antenna-in-Package Devices and Methods of Making

      
Numéro d'application 17452855
Statut En instance
Date de dépôt 2021-10-29
Date de la première publication 2023-05-04
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Park, Kyounghee
  • Kim, Kyunghwan
  • Lee, Seunghyun
  • Park, Sangjun

Abrégé

A semiconductor device has a PCB with an antenna and a semiconductor package mounted onto the PCB. An epoxy molding compound bump is formed or disposed over the PCB opposite the semiconductor package. A first shielding layer is formed over the PCB. A second shielding layer is formed over the semiconductor package. A board-to-board (B2B) connector is disposed on the PCB or as part of the semiconductor package. A conductive bump is disposed between the semiconductor package and PCB.

Classes IPC  ?

  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés
  • H05K 3/34 - Connexions soudées

24.

Semiconductor Device and Method of Making a Photonic Semiconductor Package

      
Numéro d'application 17452489
Statut En instance
Date de dépôt 2021-10-27
Date de la première publication 2023-04-27
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Kyungoe
  • Kim, Youngcheol
  • Lee, Heesoo

Abrégé

A semiconductor device has an interposer. A first semiconductor die with a photonic portion is disposed over the interposer. The photonic portion extends outside a footprint of the interposer. The interposer and first semiconductor die are disposed over a substrate. An encapsulant is deposited between the interposer and substrate. The photonic portion remains exposed from the encapsulant.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 31/12 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails structurellement associés, p.ex. formés dans ou sur un substrat commun, avec une ou plusieurs sources lumineuses électriques, p.ex. avec des sources lumineuses électroluminescentes, et en outre électriquement ou optiquement couplés avec lesdites sour
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

25.

Package with Windowed Heat Spreader

      
Numéro d'application 17450146
Statut En instance
Date de dépôt 2021-10-06
Date de la première publication 2023-04-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Taekeun
  • Kim, Youngmin
  • Kim, Yongmin

Abrégé

A semiconductor device has a substrate and a first semiconductor die disposed over the substrate. A subpackage is also disposed over the substrate. A stiffener is disposed over the substrate around the first semiconductor die and subpackage. A heat spreader is disposed over the stiffener. The heat spreader is thermally coupled to the first semiconductor die. The heat spreader has an opening over the subpackage.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

26.

Package with Compartmentalized Lid for Heat Spreader and EMI Shield

      
Numéro d'application 17451036
Statut En instance
Date de dépôt 2021-10-15
Date de la première publication 2023-04-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Dongsam
  • Kim, Kyungoe
  • Lee, Woojin

Abrégé

A semiconductor device has a substrate and two semiconductor die disposed over the substrate. A thermal interface material is disposed over the semiconductor die. A conductive epoxy is disposed on a ground pad of the substrate. A lid is disposed over the semiconductor die. The lid includes a sidewall over the ground pad between the semiconductor die. The lid physically contacts the conductive epoxy and thermal interface material.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

27.

Semiconductor Device and Method of Forming RDL Hybrid Interposer Substrate

      
Numéro d'application 17451166
Statut En instance
Date de dépôt 2021-10-18
Date de la première publication 2023-04-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Jongtae
  • Cho, Namju
  • Choi, Haengcheol

Abrégé

A semiconductor device has a first substrate and a first electrical component disposed over the first substrate. The first electrical component has a second substrate, and redistribution layer formed over the second substrate. The first electrical component is disposed over the redistribution layer. The heat spreader is disposed over the first electrical component. A heat spreader is disposed over the first electrical component. The heat spreader has a first horizontal portion, second horizontal portion vertically offset from the first horizontal portion, and an angled portion connecting the first horizontal portion from the second horizontal portion. The second horizontal portion attaches to a surface of the first substrate proximate to a first side of the first electrical component. The heat spreader attaches to the first substrate proximate to a first side of the first electrical component and remains open proximate to a second side of the first electrical component.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

28.

Semiconductor Device and Method of Forming Dual-Sided Interconnect Structures in FO-WLCSP

      
Numéro d'application 18060115
Statut En instance
Date de dépôt 2022-11-30
Date de la première publication 2023-03-30
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Chen, Kang

Abrégé

A semiconductor device has a substrate with first and second conductive layers formed over first and second opposing surfaces of the substrate. A plurality of bumps is formed over the substrate. A semiconductor die is mounted to the substrate between the bumps. An encapsulant is deposited over the substrate and semiconductor die. A portion of the bumps extends out from the encapsulant. A portion of the encapsulant is removed to expose the substrate. An interconnect structure is formed over the encapsulant and semiconductor die and electrically coupled to the bumps. A portion of the substrate can be removed to expose the first or second conductive layer. A portion of the substrate can be removed to expose the bumps. The substrate can be removed and a protection layer formed over the encapsulant and semiconductor die. A semiconductor package is disposed over the substrate and electrically connected to the substrate.

Classes IPC  ?

  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

29.

Semiconductor Device and Method of Forming Semiconductor Package with RF Antenna Interposer Having High Dielectric Encapsulation

      
Numéro d'application 17447336
Statut En instance
Date de dépôt 2021-09-10
Date de la première publication 2023-03-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Gwang
  • Ye, Junho
  • Choi, Youjoung
  • Kim, Minkyung
  • Lee, Yongwoo
  • Kim, Namgu

Abrégé

A semiconductor device has a substrate and an electrical component disposed over a surface of the substrate. An antenna interposer is disposed over the substrate. A first encapsulant is deposited around the antenna interposer. The first encapsulant has a high dielectric constant. The antenna interposer has a conductive layer operating as an antenna and an insulating layer having a low dielectric constant less than the high dielectric constant of the first encapsulant. The antenna interposer is made from an antenna substrate having a plurality of antenna interposers. Bumps are formed over the antenna substrate and the antenna substrate is singulated to make the plurality of antenna interposers. A second encapsulant is deposited over the electrical component. The second encapsulant has a low dielectric constant less than the high dielectric constant of the first encapsulant. A shielding layer is disposed over the second encapsulant.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01Q 1/40 - Eléments rayonnants recouverts avec, ou enrobés d'une matière protectrice

30.

Semiconductor device and method of controlling warpage during LAB

      
Numéro d'application 17447001
Numéro de brevet 11688718
Statut Délivré - en vigueur
Date de dépôt 2021-09-07
Date de la première publication 2023-03-09
Date d'octroi 2023-06-27
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Braganca, Jr., Wagno Alves
  • Kim, Kyungoe

Abrégé

A semiconductor device has a semiconductor die and a support tape disposed over a back surface of the semiconductor die opposite an active surface of the semiconductor die. A portion of the back surface of the semiconductor wafer is removed to reduce its thickness. The semiconductor die is part of a semiconductor wafer, and the wafer is singulated to provide the semiconductor die with the support tape disposed on the back surface of the semiconductor die. The support tape can be a polyimide tape. A dicing tape is disposed over the support tape. The semiconductor die is disposed over a substrate. A laser emission is projected onto the semiconductor die to bond the semiconductor die to the substrate. The support tape provides stress relief to avoid warpage of the semiconductor die during the laser emission. The support tape is removed from the back surface of the semiconductor die.

Classes IPC  ?

  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

31.

Double-Sided Partial Molded SIP Module

      
Numéro d'application 17447029
Statut En instance
Date de dépôt 2021-09-07
Date de la première publication 2023-03-09
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Gwang
  • Ye, Junho

Abrégé

A semiconductor device has a substrate and a first component disposed over a first surface of the substrate. A connector is disposed over the first surface of the substrate. A first encapsulant is deposited over the first component while the connector remains outside of the first encapsulant. A shielding layer is formed over the first encapsulant while the connector remains outside of the shielding layer. A second component is disposed over a second surface of the substrate. A solder bump is disposed over the second surface of the substrate. A second encapsulant is deposited over the second surface of the substrate. An opening is formed through the second encapsulant to expose the solder bump. A solder ball is disposed in the opening. The solder ball and solder bump are reflowed to form a combined solder bump.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p.ex. écrans Faraday
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

32.

Compartment Shielding With Metal Frame and Cap

      
Numéro d'application 17447041
Statut En instance
Date de dépôt 2021-09-07
Date de la première publication 2023-03-09
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Hwang, Bokyeong
  • Kim, Jingwan
  • Kim, Minjung

Abrégé

A semiconductor device has a substrate and a first semiconductor die disposed over the substrate. A first metal frame is disposed over the substrate around the first semiconductor die. A first metal lid is disposed over the first metal frame. A flap of the first metal lid includes an elastic characteristic to latch onto the first metal frame. An edge of the flap can have a castellated edge. A recess in the first metal frame and a protrusion on the first metal lid can be used to latch the first metal lid onto the first metal frame. A second metal frame and second metal lid can be disposed over an opposite surface of the substrate from the first metal frame.

Classes IPC  ?

  • H01L 23/051 - Conteneurs; Scellements caractérisés par la forme le conteneur étant une structure creuse ayant une base conductrice qui sert de support et en même temps de connexion électrique pour le corps semi-conducteur une autre connexion étant constituée par le couvercle parallèle à la base, p.ex. du type "sandwich"
  • H01L 23/049 - Conteneurs; Scellements caractérisés par la forme le conteneur étant une structure creuse ayant une base conductrice qui sert de support et en même temps de connexion électrique pour le corps semi-conducteur les autres connexions étant perpendiculaires à la base
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement

33.

Semiconductor device and method of integrating RF antenna interposer with semiconductor package

      
Numéro d'application 17445908
Numéro de brevet 11735530
Statut Délivré - en vigueur
Date de dépôt 2021-08-25
Date de la première publication 2023-03-02
Date d'octroi 2023-08-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Cho, Namju
  • Kim, Youngcheol
  • Choi, Haengcheol

Abrégé

A semiconductor device has a substrate and a first electrical component disposed over a first surface of the substrate. An RF antenna interposer is disposed over the substrate with the first electrical component connected to a first antenna disposed on a surface of the antenna interposer. An area of the antenna interposer is substantially the same as an area of the substrate. The first antenna disposed on the surface of the antenna interposer has a plurality of islands of conductive material. Alternatively, the first antenna disposed on the surface of the antenna interposer has a spiral shape of conductive material. A second antenna can be disposed on the surface of the antenna interposer connected to a second electrical component disposed over the substrate. A second electrical component can be disposed over a second surface of the substrate opposite the first surface of the substrate.

Classes IPC  ?

  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs sous-groupes différents du même groupe principal des groupes , ou dans une seule sous-classe de ,
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets

34.

Semiconductor device and method of forming bump pad array on substrate for ground connection for heat sink/shielding structure

      
Numéro d'application 17445469
Numéro de brevet 11764136
Statut Délivré - en vigueur
Date de dépôt 2021-08-19
Date de la première publication 2023-02-23
Date d'octroi 2023-09-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Apale, Hermes T.
  • Lee, Kyuwon
  • Sackett, Mark

Abrégé

A semiconductor device has a substrate and plurality of first bumps formed over the substrate in an array. An array of second bumps is formed over the substrate on at least two sides of the first bumps. An electrical component is disposed over the first bumps. A package structure is disposed over the substrate and electrical component. The package structure has a horizontal member and legs extending from the horizontal member to form a cavity. The package structure is coupled to the array of second bumps. The package structure includes a material to operate as a heat sink or shielding layer. The shielding layer makes ground connection through the array of second bumps. The first bumps and second bumps have a similar height and width to form in the same manufacturing step. A protective layer, such as conductive epoxy, is disposed over the array of second bumps.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif

35.

Split RDL Connection Between Die and UBM

      
Numéro d'application 17445330
Statut En instance
Date de dépôt 2021-08-18
Date de la première publication 2023-02-23
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Zuo, Jian
  • Lin, Yaojian

Abrégé

A semiconductor device has a semiconductor die. A first contact pad, second contact pad, and third contact pad are formed over the semiconductor die. An under-bump metallization layer (UBM) is formed over the first contact pad, second contact pad, and third contact pad. The UBM electrically connects the first contact pad to the second contact pad. The third contact pad is electrically isolated from the UBM. Conductive traces can be formed extending between the first contact pad and second contact pad under the UBM. A fourth contact pad can be formed over the first contact pad and a fifth contact pad can be formed over the second contact pad. The UBM is then formed over the fourth and fifth contact pads.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

36.

Semiconductor Device and Method of Stacking Devices Using Support Frame

      
Numéro d'application 17444853
Statut En instance
Date de dépôt 2021-08-11
Date de la première publication 2023-02-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s) Lee, Gunhyuck

Abrégé

A semiconductor device has a first substrate and a first electrical component disposed over the first substrate. A first support frame is disposed over the first substrate. The first support frame has a horizontal support channel extending across the first substrate and a vertical support brace extending from the horizontal support channel to the first substrate. The first support frame can have a vertical shielding partition extending from the horizontal support channel to the first substrate. An encapsulant is deposited over the first electrical component and first substrate and around the first support frame. A second electrical component is disposed over the first electrical component. A second substrate is disposed over the first support frame. A second electrical component is disposed over the second substrate. A third substrate is disposed over the second substrate. A second support frame is disposed over the second substrate.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

37.

Semiconductor Device and Method of Using a Standardized Carrier to Form Embedded Wafer Level Chip Scale Packages

      
Numéro d'application 17935262
Statut En instance
Date de dépôt 2022-09-26
Date de la première publication 2023-01-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Han, Byung Joon
  • Shim, Il Kwon
  • Lin, Yaojian
  • Marimuthu, Pandi C.

Abrégé

A semiconductor device includes a standardized carrier. A semiconductor wafer includes a plurality of semiconductor die and a base semiconductor material. The semiconductor wafer is singulated through a first portion of the base semiconductor material to separate the semiconductor die. The semiconductor die are disposed over the standardized carrier. A size of the standardized carrier is independent from a size of the semiconductor die. An encapsulant is deposited over the standardized carrier and around the semiconductor die. An interconnect structure is formed over the semiconductor die while leaving the encapsulant devoid of the interconnect structure. The semiconductor device is singulated through the encapsulant. Encapsulant remains disposed on a side of the semiconductor die. Alternatively, the semiconductor device is singulated through a second portion of the base semiconductor and through the encapsulant to remove the second portion of the base semiconductor and encapsulant from the side of the semiconductor die.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

38.

Semiconductor Device and Method of Forming Embedded Wafer Level Chip Scale Packages

      
Numéro d'application 17936714
Statut En instance
Date de dépôt 2022-09-29
Date de la première publication 2023-01-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Marimuthu, Pandi C.
  • Shim, Il Kwon
  • Han, Byung Joon

Abrégé

A semiconductor device includes a semiconductor die and an encapsulant deposited over and around the semiconductor die. A semiconductor wafer includes a plurality of semiconductor die and a base semiconductor material. A groove is formed in the base semiconductor material. The semiconductor wafer is singulated through the groove to separate the semiconductor die. The semiconductor die are disposed over a carrier with a distance of 500 micrometers (μm) or less between semiconductor die. The encapsulant covers a sidewall of the semiconductor die. A fan-in interconnect structure is formed over the semiconductor die while the encapsulant remains devoid of the fan-in interconnect structure. A portion of the encapsulant is removed from a non-active surface of the semiconductor die. The device is singulated through the encapsulant while leaving encapsulant disposed covering a sidewall of the semiconductor die. The encapsulant covering the sidewall includes a thickness of 50 μm or less.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/786 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs qui consistent chacun en un seul élément de circuit le substrat étant autre chose qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/784 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs qui consistent chacun en un seul élément de circuit le substrat étant un corps semi-conducteur
  • H01L 21/782 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs qui consistent chacun en un seul élément de circuit
  • H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

39.

Thermally enhanced FCBGA package

      
Numéro d'application 17304659
Numéro de brevet 11670563
Statut Délivré - en vigueur
Date de dépôt 2021-06-24
Date de la première publication 2022-12-29
Date d'octroi 2023-06-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Kyungoe
  • Braganca, Jr., Wagno Alves
  • Park, Dongsam

Abrégé

A semiconductor device has a heat spreader with an opening formed through the heat spreader. The heat spreader is disposed over a substrate with a semiconductor die disposed on the substrate in the opening. A thermally conductive material, e.g., adhesive or an elastomer plug, is disposed in the opening between the heat spreader and semiconductor die. A conductive layer is formed over the substrate, heat spreader, and thermally conductive material.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

40.

Semiconductor device and method of forming hybrid TIM layers

      
Numéro d'application 17349135
Numéro de brevet 11735489
Statut Délivré - en vigueur
Date de dépôt 2021-06-16
Date de la première publication 2022-12-22
Date d'octroi 2023-08-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Taekeun
  • Kim, Youngcheol
  • Kim, Youngmin
  • Kim, Yongmin

Abrégé

A semiconductor device has an electrical component and a first TIM with a first compliant property is disposed over a surface of the electrical component. A second TIM having a second compliant property greater than the first compliant property is disposed over the surface of the electrical component within the first TIM. A third TIM can be disposed over the surface of the electrical component along the first TIM. A heat sink is disposed over the first TIM and second TIM. The second TIM has a shape of a star pattern, grid of dots, parallel lines, serpentine, or concentric geometric shapes. The first TIM provides adhesion for joint reliability and the second TIM provides stress relief. Alternatively, a heat spreader is disposed over the first TIM and second TIM and a heat sink is disposed over a third TIM and fourth TIM on the heat spreader.

Classes IPC  ?

  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

41.

Region-of-Interest Positioning for Laser-Assisted Bonding

      
Numéro d'application 17342935
Statut En instance
Date de dépôt 2021-06-09
Date de la première publication 2022-12-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Braganca, Jr., Wagno Alves
  • Kim, Kyungoe

Abrégé

A semiconductor device is formed by providing a semiconductor die. A laser-assisted bonding (LAB) assembly is disposed over the semiconductor die. The LAB assembly includes an infrared (IR) camera. The IR camera is used to capture an image of the semiconductor die. Image processing is performed on the image to identify corners of the semiconductor die. Regions of interest (ROI) are identified in the image relative to the corners of the semiconductor die. Parameters can be used to control the size and location of the ROI relative to the respective corners. The ROI are monitored for temperature using the IR camera while LAB is performed.

Classes IPC  ?

  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • G06T 7/13 - Détection de bords
  • G06T 7/136 - Découpage; Détection de bords impliquant un seuillage
  • H04N 5/33 - Transformation des rayonnements infrarouges

42.

Semiconductor Device and Method of Forming Vertical Interconnect Structure for POP Module

      
Numéro d'application 17347065
Statut En instance
Date de dépôt 2021-06-14
Date de la première publication 2022-12-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jang, Junghwan
  • Nam, Giwoong
  • Kang, Myongsuk

Abrégé

A semiconductor device has a substrate and a first light sensitive material formed over the substrate. A plurality of first conductive posts is formed over the substrate by patterning the first light sensitive material and filling the pattern with a conductive material. A plurality of electrical contacts is formed over the substrate and the conductive posts are formed over the electrical contacts. A first electric component is disposed over the substrate between the first conductive posts. A plurality of second conductive posts is formed over the first electrical component by patterning a second light sensitive material and filling the pattern with conductive material. A first encapsulant is deposited over the first electrical component and conductive posts. A portion of the first encapsulant is removed to expose the first conductive posts. A second electrical component is disposed over the first electrical component and covered with a second encapsulant.

Classes IPC  ?

  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

43.

PSPI-based patterning method for RDL

      
Numéro d'application 17343402
Numéro de brevet 11749668
Statut Délivré - en vigueur
Date de dépôt 2021-06-09
Date de la première publication 2022-12-15
Date d'octroi 2023-09-05
Propriétaire STATS ChipPAC Pte. Ltd (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee

Abrégé

A semiconductor device is formed by providing a semiconductor package including a shielding layer and forming a slot in the shielding layer using a laser. The laser is turned on and exposed to the shielding layer with a center of the laser disposed over a first point of the shielding layer. The laser is moved in a loop while the laser remains on and exposed to the shielding layer. Exposure of the laser to the shielding layer is stopped when the center of the laser is disposed over a second point of the shielding layer. A distance between the first point and the second point is approximately equal to a radius of the laser.

Classes IPC  ?

  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière

44.

Semiconductor manufacturing device to securely hold semiconductor panels for transport and manufacturing processes

      
Numéro d'application 17339210
Numéro de brevet 11594438
Statut Délivré - en vigueur
Date de dépôt 2021-06-04
Date de la première publication 2022-12-08
Date d'octroi 2023-02-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hyeonchul
  • Park, Kyounghee
  • Kim, Kyunghwan

Abrégé

A semiconductor manufacturing equipment has an outer case housing including a lower case extension to support a semiconductor panel. The lower case extension is fixed in position within the outer case housing. An inner case housing having an upper case extension is disposed within the outer case housing in proximity to the lower case extension. A mechanism draws the upper case extension toward the lower case extension and locks the semiconductor panel in place between the upper case extension and lower case extension. The mechanism has a cam assembly disposed above the inner case housing and operatable with a handle to rotate the cam assembly and apply pressure to the inner case housing and upper case extension to lock the semiconductor panel in place between the upper case extension and lower case extension. A spring or other elastic mechanism is disposed under the inner case housing to load the pressure.

Classes IPC  ?

  • H01L 21/673 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants utilisant des supports spécialement adaptés

45.

Semiconductor Device and Method of Compartment Shielding Using Bond Wires

      
Numéro d'application 17819271
Statut En instance
Date de dépôt 2022-08-11
Date de la première publication 2022-12-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Youngcheol
  • Lee, Choonheung
  • Kim, Wongyou

Abrégé

A semiconductor device has a substrate and a plurality of bond wires is disposed in a pattern across on the substrate. The pattern of bond wires can be a plurality of rows of bond wires. A plurality of electrical components is disposed over the substrate as an SIP module. An encapsulant is deposited over the substrate, electrical components, and bond wire. An opening is formed in the encapsulant extending to the bond wire. The opening can be a trench extending across the bond wires disposed on the substrate, or a plurality of openings individually exposing each of a plurality of bond wires. A conductive material is disposed in the opening. A shielding layer is formed over the encapsulant and in contact with the conductive material. The shielding layer, conductive material, and bond wires reduce the effects of EMI, RFI, and other inter-device interference.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/49 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes formées de structures soudées du type fils de connexion

46.

Semiconductor Device with Partial EMI Shielding Removal Using Laser Ablation

      
Numéro d'application 17817461
Statut En instance
Date de dépôt 2022-08-04
Date de la première publication 2022-12-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. A first component and second component are disposed over the substrate. The first component includes an antenna. A lid is disposed over the substrate between the first component and second component. An encapsulant is deposited over the substrate and lid. A conductive layer is formed over the encapsulant and in contact with the lid. A first portion of the conductive layer over the first component is removed using laser ablation.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

47.

Antenna in Embedded Wafer-Level Ball-Grid Array Package

      
Numéro d'application 17817481
Statut En instance
Date de dépôt 2022-08-04
Date de la première publication 2022-11-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Marimuthu, Pandi Chelvam
  • Yong, Andy Chang Bum
  • Oo, Aung Kyaw
  • Lin, Yaojian

Abrégé

A semiconductor device has a semiconductor die and an encapsulant deposited over the semiconductor die. A first conductive layer is formed with an antenna over a first surface of the encapsulant. A second conductive layer is formed with a ground plane over a second surface of the encapsulant with the antenna located within a footprint of the ground plane. A conductive bump is formed on the ground plane. A third conductive layer is formed over the first surface of the encapsulant. A fourth conductive layer is formed over the second surface of the encapsulant. A conductive via is disposed adjacent to the semiconductor die prior to depositing the encapsulant. The antenna is coupled to the semiconductor die through the conductive via. The antenna is formed with the conductive via between the antenna and semiconductor die. A PCB unit is disposed in the encapsulant.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension

48.

Semiconductor Device and Method of Forming Multi-Layer Shielding Structure Over the Semiconductor Device

      
Numéro d'application 17317082
Statut En instance
Date de dépôt 2021-05-11
Date de la première publication 2022-11-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device has a substrate and electrical components disposed over the substrate. An encapsulant is disposed over the substrate and electrical components. A multi-layer shielding structure is formed over the encapsulant. The multi-layer shielding structure has a first layer of ferromagnetic material and second layer of a protective layer or conductive layer. The ferromagnetic material can be iron, nickel, nickel iron alloy, iron silicon alloy, silicon steel, nickel iron molybdenum alloy, nickel iron molybdenum copper alloy, iron silicon aluminum alloy, nickel zinc, manganese zinc, other ferrites, amorphous magnetic alloy, amorphous metal alloy, or nanocrystalline alloy. The first layer can be a single, homogeneous material. The protective layer can be stainless steel, tantalum, molybdenum, titanium, nickel, or chromium. The conductive layer can be copper, silver, gold, or aluminum. The multi-layer shielding structure protects the electrical components from low frequency and high frequency interference.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H05K 1/02 - Circuits imprimés - Détails
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux

49.

Cooling Device and Process for Cooling Double-Sided SiP Devices During Sputtering

      
Numéro d'application 17814796
Statut En instance
Date de dépôt 2022-07-25
Date de la première publication 2022-11-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Ohhan
  • Lee, Hunteak
  • Jung, Seil
  • Lee, Heesoo

Abrégé

A semiconductor manufacturing device has a cooling pad with a plurality of movable pins. The cooling pad includes a fluid pathway and a plurality of springs disposed in the fluid pathway. Each of the plurality of springs is disposed under a respective movable pin. A substrate includes an electrical component disposed over a surface of the substrate. The substrate is disposed over the cooling pad with the electrical component oriented toward the cooling pad. A force is applied to the substrate to compress the springs. At least one of the movable pins contacts the substrate. A cooling fluid is disposed through the fluid pathway.

Classes IPC  ?

  • C23C 14/50 - Porte-substrat
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • C23C 14/34 - Pulvérisation cathodique

50.

Semiconductor Device and Method of Coating a Semiconductor Wafer with High Viscosity Liquid Photoresist Using N2 Purge

      
Numéro d'application 17319785
Statut En instance
Date de dépôt 2021-05-13
Date de la première publication 2022-11-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Nam, Giwoong
  • Jang, Junghwan
  • Hwang, Inhee
  • Choi, Taekyu
  • Park, Sanghyun

Abrégé

A semiconductor manufacturing device has an outer cup and inner cup with a wafer suction mount disposed within the outer cup. A photoresist material is applied to a first surface of a semiconductor wafer disposed on the wafer suction mount while rotating at a first speed. A gas port is disposed on the inner cup for dispensing a gas oriented toward a bottom side of the semiconductor wafer. The gas port purges a second surface of the semiconductor wafer with a gas to remove contamination. The second surface of the semiconductor wafer is rinsed while purging with the gas. The gas can be a stable or inert gas, such as nitrogen. The contamination is removed from the second surface of the semiconductor wafer through an outlet between the inner cup and outer cup. The semiconductor wafer rotates at a second greater speed after discontinuing purge with the gas.

Classes IPC  ?

  • G03F 7/16 - Procédés de couchage; Appareillages à cet effet
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives

51.

Semiconductor device and method of forming a slot in EMI shielding layer using a plurality of slot lines to guide a laser

      
Numéro d'application 17307437
Numéro de brevet 11640944
Statut Délivré - en vigueur
Date de dépôt 2021-05-04
Date de la première publication 2022-11-10
Date d'octroi 2023-05-02
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee

Abrégé

A semiconductor device has a shielding layer over a semiconductor package. A plurality of slot lines define a location to form a slot in the shielding layer. The slot is formed in the shielding layer by cutting along the slot lines with a laser controlled by a scanner to read the slot lines. The slot lines include a left boundary slot line and right boundary slot line. The slot can be cut in the shielding layer by performing an edge cut along the slot lines, and performing a peel back to form the slot in the shielding layer. Alternatively, the slot can be cut in the shielding layer by performing a first cut in a first direction along the slot lines, and performing a second cut in a second direction opposite the first direction along the slot lines to form the slot in the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

52.

Semiconductor device and method of forming electrical circuit pattern within encapsulant of SIP module

      
Numéro d'application 17307795
Numéro de brevet 11581233
Statut Délivré - en vigueur
Date de dépôt 2021-05-04
Date de la première publication 2022-11-10
Date d'octroi 2023-02-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

A semiconductor device has an electronic component assembly with a substrate and a plurality of electrical components disposed over the substrate. A conductive post is formed over the substrate. A molding compound sheet is disposed over the electrical component assembly. A carrier including a first electrical circuit pattern is disposed over the molding compound sheet. The carrier is pressed against the molding compound sheet to dispose a first encapsulant over and around the electrical component assembly and embed the first electrical circuit pattern in the first encapsulant. A shielding layer can be formed over the electrical components assembly. The carrier is removed to expose the first electrical circuit pattern. A second encapsulant is deposited over the first encapsulant and the first electrical circuit pattern. A second electrical circuit pattern is formed over the second encapsulant. A semiconductor package is disposed over the first electrical circuit pattern.

Classes IPC  ?

  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p.ex. écrans Faraday
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

53.

Semiconductor device and method of forming a slot in EMI shielding with improved removal depth

      
Numéro d'application 17308410
Numéro de brevet 11756897
Statut Délivré - en vigueur
Date de dépôt 2021-05-05
Date de la première publication 2022-11-10
Date d'octroi 2023-09-12
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device is formed by providing a semiconductor package including a shielding layer and forming a slot in the shielding layer using a laser. The laser is turned on and exposed to the shielding layer with a center of the laser disposed over a first point of the shielding layer. The laser is moved in a loop while the laser remains on and exposed to the shielding layer. Exposure of the laser to the shielding layer is stopped when the center of the laser is disposed over a second point of the shielding layer. A distance between the first point and the second point is approximately equal to a radius of the laser.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/3213 - Gravure physique ou chimique des couches, p.ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

54.

Semiconductor device and method of embedding circuit pattern in encapsulant for SIP module

      
Numéro d'application 17307727
Numéro de brevet 11652065
Statut Délivré - en vigueur
Date de dépôt 2021-05-04
Date de la première publication 2022-11-10
Date d'octroi 2023-05-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh
  • Lee, Heesoo

Abrégé

An SIP module includes a plurality of electrical components mounted to an interconnect substrate. The electrical components and interconnect substrate are covered by an encapsulant. A conductive post is formed through the encapsulant. A plurality of openings is formed in the encapsulant by laser in a form of a circuit pattern. A conductive material is deposited over a surface of the encapsulant and into the openings to form an electrical circuit pattern. A portion of the conductive material is removed by a grinder to expose the electrical circuit pattern. The grinding operation planarizes the surface of the encapsulant and the electrical circuit pattern. The electrical circuit pattern can be a trace, contact pad, RDL, or other interconnect structure. The electrical circuit pattern can also be a shielding layer or antenna. An electrical component is disposed over the SIP module and electrical circuit pattern.

Classes IPC  ?

  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/16 - Matériaux de remplissage ou pièces auxiliaires dans le conteneur, p.ex. anneaux de centrage
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

55.

Laser-based redistribution and multi-stacked packages

      
Numéro d'application 17314916
Numéro de brevet 11610847
Statut Délivré - en vigueur
Date de dépôt 2021-05-07
Date de la première publication 2022-11-10
Date d'octroi 2023-03-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Park, Seonghwan
  • Jung, Jinhee

Abrégé

A semiconductor device has a first package layer. A first shielding layer is formed over the first package layer. The first shielding layer is patterned to form a redistribution layer. An electrical component is disposed over the redistribution layer. An encapsulant is deposited over the electrical component. A second shielding layer is formed over the encapsulant. The second shielding layer is patterned. The patterning of the first shielding layer and second shielding layer can be done with a laser. The second shielding layer can be patterned to form an antenna.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets

56.

Mask Design for Improved Attach Position

      
Numéro d'application 17806924
Statut En instance
Date de dépôt 2022-06-14
Date de la première publication 2022-09-29
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device has a semiconductor package including a substrate with a land grid array. A component is disposed over the substrate. An encapsulant is deposited over the component. The land grid array remains outside the encapsulant. A metal mask having a fiducial marker is disposed over the land grid array. A shielding layer is formed over the semiconductor package. The metal mask is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p.ex. marques de repérage, schémas de test

57.

Semiconductor Device and Method of Forming Microelectromechanical Systems (MEMS) Package

      
Numéro d'application 17664789
Statut En instance
Date de dépôt 2022-05-24
Date de la première publication 2022-09-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Choi, Won Kyoung
  • Chen, Kang
  • Micallef, Ivan

Abrégé

A semiconductor device has a first semiconductor die and a modular interconnect structure adjacent to the first semiconductor die. An encapsulant is deposited over the first semiconductor die and modular interconnect structure as a reconstituted panel. An interconnect structure is formed over the first semiconductor die and modular interconnect structure. An active area of the first semiconductor die remains devoid of the interconnect structure. A second semiconductor die is mounted over the first semiconductor die with an active surface of the second semiconductor die oriented toward an active surface of the first semiconductor die. The reconstituted panel is singulated before or after mounting the second semiconductor die. The first or second semiconductor die includes a microelectromechanical system (MEMS). The second semiconductor die includes an encapsulant and an interconnect structure formed over the second semiconductor die. Alternatively, the second semiconductor die is mounted to an interposer disposed over the interconnect structure.

Classes IPC  ?

  • B81B 7/00 - Systèmes à microstructure
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

58.

Emi shielding for flip chip package with exposed die backside

      
Numéro d'application 17662977
Numéro de brevet 11688697
Statut Délivré - en vigueur
Date de dépôt 2022-05-11
Date de la première publication 2022-08-25
Date d'octroi 2023-06-27
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Son, Dong Won
  • Kim, Byeonghoon
  • Choi, Sung Ho
  • Lim, Sung Jae
  • Shin, Jong Ho
  • Cho, Sungwon
  • Kim, Changoh
  • Park, Kyounghee

Abrégé

A semiconductor device has a substrate and a semiconductor die disposed over the substrate. An encapsulant is deposited over the semiconductor die and substrate with a surface of the semiconductor die exposed from the encapsulant. A first shielding layer is formed over the semiconductor die. In some embodiments, the first shielding layer includes a stainless steel layer in contact with the surface of the semiconductor die and a copper layer formed over the stainless steel layer. The first shielding layer may further include a protective layer formed over the copper layer. One embodiment has a heatsink bonded to the semiconductor die through a solder layer. A second shielding layer can be formed over a side surface of the semiconductor die.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

59.

Semiconductor Manufacturing Device and Method of Enhancing Mold Gate Injector and Air Vent to Reduce Voids in Encapsulant

      
Numéro d'application 17304339
Statut En instance
Date de dépôt 2021-06-18
Date de la première publication 2022-08-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Kyunghwan

Abrégé

A semiconductor manufacturing device has a strip panel and a plurality of electrical components disposed over the strip panel. An encapsulant is disposed over the electrical components using a mold gate injector and directed in a path toward higher flow resistance for the encapsulant over the electrical components. The mold gate injector can be shifted toward a side of the strip panel with the path toward higher flow resistance for the encapsulant. The mold gate injector can have a discharge port smaller than the mold gate injector directed at the path toward higher flow resistance for the encapsulant. The discharge port injector can be shifted toward a side of the strip panel with the path toward higher flow resistance for the encapsulant. An air vent and air tank can be coupled to the mold gate injector to aid in release of excess air from the encapsulant.

Classes IPC  ?

  • B29C 45/14 - Moulage par injection, c. à d. en forçant un volume déterminé de matière à mouler par une buse d'injection dans un moule fermé; Appareils à cet effet en incorporant des parties ou des couches préformées, p.ex. moulage par injection autour d'inserts ou sur des objets à recouvrir
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • B29C 45/34 - Moules comportant des évents

60.

EMI shielding for flip chip package with exposed die backside

      
Numéro d'application 17660093
Numéro de brevet 11715703
Statut Délivré - en vigueur
Date de dépôt 2022-04-21
Date de la première publication 2022-08-04
Date d'octroi 2023-08-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Cho, Sungwon
  • Kim, Changoh
  • Shim, Il Kwon
  • Yoon, Insang
  • Park, Kyounghee

Abrégé

A semiconductor device has a substrate and a semiconductor die disposed over the substrate. An encapsulant is deposited over the semiconductor die and substrate with a surface of the semiconductor die exposed from the encapsulant. A first shielding layer is formed over the semiconductor die. In some embodiments, the first shielding layer includes a stainless steel layer in contact with the surface of the semiconductor die and a copper layer formed over the stainless steel layer. The first shielding layer may further include a protective layer formed over the copper layer. One embodiment has a heatsink bonded to the semiconductor die through a solder layer. A second shielding layer can be formed over a side surface of the semiconductor die.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/50 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes pour des dispositifs à circuit intégré
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p.ex. dissipateurs de chaleur
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p.ex. écrans Faraday
  • H01L 27/02 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface

61.

Selective EMI shielding using preformed mask with fang design

      
Numéro d'application 17126621
Numéro de brevet 11616025
Statut Délivré - en vigueur
Date de dépôt 2020-12-18
Date de la première publication 2022-06-23
Date d'octroi 2023-03-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device has a semiconductor package including a substrate comprising a land grid array. A component is disposed over the substrate. An encapsulant is deposited over the component. The land grid array remains outside the encapsulant. A fanged metal mask is disposed over the land grid array. A shielding layer is formed over the semiconductor package. The fanged metal mask is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

62.

Mask design for improved attach position

      
Numéro d'application 17127079
Numéro de brevet 11393698
Statut Délivré - en vigueur
Date de dépôt 2020-12-18
Date de la première publication 2022-06-23
Date d'octroi 2022-07-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor device has a semiconductor package including a substrate with a land grid array. A component is disposed over the substrate. An encapsulant is deposited over the component. The land grid array remains outside the encapsulant. A metal mask having a fiducial marker is disposed over the land grid array. A shielding layer is formed over the semiconductor package. The metal mask is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p.ex. marques de repérage, schémas de test

63.

Selective EMI shielding using preformed mask

      
Numéro d'application 16950295
Numéro de brevet 11664327
Statut Délivré - en vigueur
Date de dépôt 2020-11-17
Date de la première publication 2022-05-19
Date d'octroi 2023-05-30
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Kyunghwan
  • Lee, Heesoo
  • Kim, Changoh
  • Park, Kyounghee
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Jiwon
  • Jang, Yujeong

Abrégé

A semiconductor package has a substrate, a first component disposed over the substrate, an encapsulant deposited over the first component, and a second component disposed over the substrate outside the encapsulant. A metal mask is disposed over the second component. A shielding layer is formed over the semiconductor package. The metal mask after forming the shielding layer. The shielding layer is optionally formed on a contact pad of the substrate while a conic area above the contact pad that extends 40 degrees from vertical remains free of the encapsulant and metal mask while forming the shielding layer. Surfaces of the metal mask and encapsulant oriented toward the contact pad can be sloped. The metal mask can be disposed and removed using a pick-and-place machine.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants

64.

Semiconductor device and method of forming discrete antenna modules

      
Numéro d'application 17092449
Numéro de brevet 11735539
Statut Délivré - en vigueur
Date de dépôt 2020-11-09
Date de la première publication 2022-05-12
Date d'octroi 2023-08-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Lee, Choon Heung
  • Ye, Junho

Abrégé

A semiconductor device has an electronic component assembly, and a plurality of discrete antenna modules disposed over the electronic component assembly. Each discrete antenna module is capable of providing RF communication for the electronic component assembly. RF communication can be enabled for a first one of the discrete antenna modules, while RF communication is disabled for a second one of the discrete antenna modules. Alternatively, RF communication is enabled for the second one of the discrete antenna modules, while RF communication is disabled for the first one of the discrete antenna modules. A bump is formed over the discrete antenna modules. An encapsulant is deposited around the discrete antenna modules. A shielding layer is formed over the electronic components assembly. A stud or core ball can be formed internal to a bump connecting the discrete antenna modules to the electronic component assembly.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière

65.

Method and device for reducing metal burrs when sawing semiconductor packages

      
Numéro d'application 17645257
Numéro de brevet 11676911
Statut Délivré - en vigueur
Date de dépôt 2021-12-20
Date de la première publication 2022-04-14
Date d'octroi 2023-06-13
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Yang, Deokkyung
  • Lee, Heesoo

Abrégé

A semiconductor device has a substrate. A conductive layer is formed over the substrate and includes a ground plane. A first tab of the conductive layer extends from the ground plane and less than half-way across a saw street of the substrate. A shape of the first tab can include elliptical, triangular, parallelogram, or rectangular portions, or any combination thereof. An encapsulant is deposited over the substrate. The encapsulant and substrate are singulated through the saw street. An electromagnetic interference (EMI) shielding layer is formed over the encapsulant. The EMI shielding layer contacts the first tab of the conductive layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

66.

Semiconductor Device with Encapsulant Deposited Along Sides and Surface Edge of Semiconductor Die in Embedded WLCSP

      
Numéro d'application 17457719
Statut En instance
Date de dépôt 2021-12-06
Date de la première publication 2022-03-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Wirtz, Heinz-Peter
  • Yoon, Seung Wook
  • Marimuthu, Pandi C.

Abrégé

A semiconductor device has a semiconductor wafer including a plurality of semiconductor die. An insulating layer is formed over the semiconductor wafer. A portion of the insulating layer is removed by LDA to expose a portion of an active surface of the semiconductor die. A first conductive layer is formed over a contact pad on the active surface of the semiconductor die. The semiconductor wafer is singulated to separate the semiconductor die. The semiconductor die is disposed over a carrier with the active surface of the semiconductor die offset from the carrier. An encapsulant is deposited over the semiconductor die and carrier to cover a side of the semiconductor die and the exposed portion of the active surface. An interconnect structure is formed over the first conductive layer. Alternatively, a MUF material is deposited over a side of the semiconductor die and the exposed portion of the active surface.

Classes IPC  ?

  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/3105 - Post-traitement

67.

Semiconductor device and method of forming embedded die substrate, and system-in-package modules with the same

      
Numéro d'application 17452824
Numéro de brevet 11652088
Statut Délivré - en vigueur
Date de dépôt 2021-10-29
Date de la première publication 2022-02-17
Date d'octroi 2023-05-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Lee, Hunteak
  • Kim, Sungsoo
  • Lee, Heesoo

Abrégé

A semiconductor device has a first substrate. A first semiconductor component is disposed on a first surface of the first substrate. A second substrate includes a vertical interconnect structure on a first surface of the second substrate. A second semiconductor component is disposed on the first surface of the second substrate. The first semiconductor component or second semiconductor component is a semiconductor package. The first substrate is disposed over the second substrate with the first semiconductor component and second semiconductor component between the first substrate and second substrate. A first encapsulant is deposited between the first substrate and second substrate. A SiP submodule is disposed over the first substrate or second substrate opposite the encapsulant. A shielding layer is formed over the SiP submodule.

Classes IPC  ?

  • H01L 23/02 - Conteneurs; Scellements
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

68.

Semiconductor Device with Partial EMI Shielding and Method of Making the Same

      
Numéro d'application 17369654
Statut En instance
Date de dépôt 2021-07-07
Date de la première publication 2021-10-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Koo, Kyowang
  • Cho, Sungwon

Abrégé

A semiconductor device has a substrate. A lid is disposed over the substrate. An encapsulant is deposited over the substrate. A film mask is disposed over the encapsulant with the lid exposed from the film mask and encapsulant. A conductive layer is formed over the film mask, encapsulant, and lid. The film mask is removed after forming the conductive layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/04 - Conteneurs; Scellements caractérisés par la forme
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

69.

Cooling device and process for cooling double-sided SiP devices during sputtering

      
Numéro d'application 17032437
Numéro de brevet 11434561
Statut Délivré - en vigueur
Date de dépôt 2020-09-25
Date de la première publication 2021-09-30
Date d'octroi 2022-09-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Ohhan
  • Lee, Hunteak
  • Jung, Sell
  • Lee, Heesoo

Abrégé

A semiconductor manufacturing device has a cooling pad with a plurality of movable pins. The cooling pad includes a fluid pathway and a plurality of springs disposed in the fluid pathway. Each of the plurality of springs is disposed under a respective movable pin. A substrate includes an electrical component disposed over a surface of the substrate. The substrate is disposed over the cooling pad with the electrical component oriented toward the cooling pad. A force is applied to the substrate to compress the springs. At least one of the movable pins contacts the substrate. A cooling fluid is disposed through the fluid pathway.

Classes IPC  ?

  • C23C 14/50 - Porte-substrat
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • C23C 14/34 - Pulvérisation cathodique

70.

Semiconductor Device and Method of Providing High Density Component Spacing

      
Numéro d'application 17032576
Statut En instance
Date de dépôt 2020-09-25
Date de la première publication 2021-09-30
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Beak, Woonjae
  • Kim, Minsu
  • Lee, Heesoo

Abrégé

A semiconductor device has a substrate and a first conductive layer formed over the substrate. A second conductive layer is formed over the first conductive layer. The first conductive layer can be copper, and the second conductive layer can be nickel. A thickness of the second conductive layer is greater than a thickness of the first conductive layer. A flux material is deposited over the second conductive layer by a printing process. An electrical component is disposed over the flux material, and the flux material is reflowed to make electrical connection between the electrical component and second conductive layer. The flux material substantially vaporizes during the reflow to reduce the occurrence of short circuits. The electrical components can be placed over the substrate with narrow spacing and higher density given the use of the flux material to make electrical connection. An encapsulant is deposited over the electrical component.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

71.

Die-Beam Alignment for Laser-Assisted Bonding

      
Numéro d'application 17068233
Statut En instance
Date de dépôt 2020-10-12
Date de la première publication 2021-09-23
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Braganca, Jr., Wagno Alves
  • Kim, Kyungoe
  • Lee, Taekeun

Abrégé

A method of making a semiconductor device involves the steps of disposing a first semiconductor die over a substrate and disposing a beam homogenizer over the first semiconductor die. A beam from the beam homogenizer impacts the first semiconductor die. The method further includes the steps of determining a positional offset of the beam relative to the first semiconductor die in a number of pixels, using a first calibration equation to convert the number of pixels into a distance in millimeters, and moving the beam homogenizer the distance in millimeters to align the beam and first semiconductor die.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H05K 3/34 - Connexions soudées
  • B23K 1/005 - Brasage par énergie rayonnante

72.

Semiconductor Device and Method of Using a Standardized Carrier in Semiconductor Packaging

      
Numéro d'application 17231591
Statut En instance
Date de dépôt 2021-04-15
Date de la première publication 2021-07-29
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Strothmann, Thomas J.
  • Pricolo, Damien M.
  • Shim, Il Kwon
  • Lin, Yaojian
  • Wirtz, Heinz-Peter
  • Yoon, Seung Wook
  • Marimuthu, Pandi C.

Abrégé

A semiconductor device has a carrier with a fixed size. A plurality of first semiconductor die is singulated from a first semiconductor wafer. The first semiconductor die are disposed over the carrier. The number of first semiconductor die on the carrier is independent from the size and number of first semiconductor die singulated from the first semiconductor wafer. An encapsulant is deposited over and around the first semiconductor die and carrier to form a reconstituted panel. An interconnect structure is formed over the reconstituted panel while leaving the encapsulant devoid of the interconnect structure. The reconstituted panel is singulated through the encapsulant. The first semiconductor die are removed from the carrier. A second semiconductor die with a size different from the size of the first semiconductor die is disposed over the carrier. The fixed size of the carrier is independent of a size of the second semiconductor die.

Classes IPC  ?

  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension

73.

Semiconductor device and method of compartment shielding using bond wires

      
Numéro d'application 17032005
Numéro de brevet 11450618
Statut Délivré - en vigueur
Date de dépôt 2020-09-25
Date de la première publication 2021-07-22
Date d'octroi 2022-09-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Youngcheol
  • Lee, Choonheung
  • Kim, Wongyou

Abrégé

A semiconductor device has a substrate and a plurality of bond wires is disposed in a pattern across on the substrate. The pattern of bond wires can be a plurality of rows of bond wires. A plurality of electrical components is disposed over the substrate as an SIP module. An encapsulant is deposited over the substrate, electrical components, and bond wire. An opening is formed in the encapsulant extending to the bond wire. The opening can be a trench extending across the bond wires disposed on the substrate, or a plurality of openings individually exposing each of a plurality of bond wires. A conductive material is disposed in the opening. A shielding layer is formed over the encapsulant and in contact with the conductive material. The shielding layer, conductive material, and bond wires reduce the effects of EMI, RFI, and other inter-device interference.

Classes IPC  ?

  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/49 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes formées de structures soudées du type fils de connexion

74.

Shielded semiconductor packages with open terminals and methods of making via two-step process

      
Numéro d'application 17205779
Numéro de brevet 11728281
Statut Délivré - en vigueur
Date de dépôt 2021-03-18
Date de la première publication 2021-07-08
Date d'octroi 2023-08-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo

Abrégé

A semiconductor device has a substrate including a terminal and an insulating layer formed over the terminal. An electrical component is disposed over the substrate. An encapsulant is deposited over the electrical component and substrate. A portion of the insulating layer over the terminal is exposed from the encapsulant. A shielding layer is formed over the encapsulant and terminal. A portion of the shielding layer is removed to expose the portion of the insulating layer. The portion of the insulating layer is removed to expose the terminal. The portion of the shielding layer and the portion of the insulating layer can be removed by laser ablation.

Classes IPC  ?

  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01R 43/20 - Appareils ou procédés spécialement adaptés à la fabrication, l'assemblage, l'entretien ou la réparation de connecteurs de lignes ou de collecteurs de courant ou pour relier les conducteurs électriques pour assembler les pièces de contact avec le socle isolant, le boîtier ou le manchon ou pour les en désassembler
  • H01R 43/26 - Appareils ou procédés spécialement adaptés à la fabrication, l'assemblage, l'entretien ou la réparation de connecteurs de lignes ou de collecteurs de courant ou pour relier les conducteurs électriques pour engager ou séparer les deux pièces d'un dispositif de couplage
  • H01R 12/79 - Dispositifs de couplage pour circuits imprimés flexibles, câbles plats ou à rubans ou structures similaires se raccordant à des circuits imprimés rigides ou à des structures similaires
  • H01R 12/52 - Connexions fixes pour circuits imprimés rigides ou structures similaires se raccordant à d'autres circuits imprimés rigides ou à des structures similaires

75.

Molded laser package with electromagnetic interference shield and method of making

      
Numéro d'application 17163776
Numéro de brevet 11587882
Statut Délivré - en vigueur
Date de dépôt 2021-02-01
Date de la première publication 2021-05-20
Date d'octroi 2023-02-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Lee, Hunteak
  • Lee, Heesoo
  • Lee, Wanil
  • Lee, Sangduk

Abrégé

A semiconductor device has a substrate comprising a carrier and an interposer disposed on the carrier. An electrical component is disposed over a first surface of the interposer. An interconnect structure is disposed over the first surface of the interposer. An encapsulant is deposited over the electrical component, interconnect structure, and substrate. A trench is formed through the encapsulant and interposer into the carrier. A shielding layer is formed over the encapsulant and into the trench. The carrier is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence

76.

Shielded Semiconductor Package with Open Terminal and Methods of Making

      
Numéro d'application 17136197
Statut En instance
Date de dépôt 2020-12-29
Date de la première publication 2021-04-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. An electrical component is disposed over a surface of the substrate. An encapsulant is deposited over the electrical component and substrate. A portion of the surface of the substrate remains exposed from the encapsulant. A shielding layer is formed over the encapsulant. A portion of the shielding layer is removed to expose the portion of the surface of the substrate.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/66 - Adaptations pour la haute fréquence

77.

EMI shielding for flip chip package with exposed die backside

      
Numéro d'application 17068482
Numéro de brevet 11355452
Statut Délivré - en vigueur
Date de dépôt 2020-10-12
Date de la première publication 2021-01-28
Date d'octroi 2022-06-07
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Son, Dong Won
  • Kim, Byeonghoon
  • Choi, Sung Ho
  • Lim, Sung Jae
  • Shin, Jong Ho
  • Cho, Sungwon
  • Kim, Changoh
  • Park, Kyounghee

Abrégé

A semiconductor device has a substrate and a semiconductor die disposed over the substrate. An encapsulant is deposited over the semiconductor die and substrate with a surface of the semiconductor die exposed from the encapsulant. A first shielding layer is formed over the semiconductor die. In some embodiments, the first shielding layer includes a stainless steel layer in contact with the surface of the semiconductor die and a copper layer formed over the stainless steel layer. The first shielding layer may further include a protective layer formed over the copper layer. One embodiment has a heatsink bonded to the semiconductor die through a solder layer. A second shielding layer can be formed over a side surface of the semiconductor die.

Classes IPC  ?

  • H01L 23/34 - Dispositions pour le refroidissement, le chauffage, la ventilation ou la compensation de la température
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • H05K 7/20 - Modifications en vue de faciliter la réfrigération, l'aération ou le chauffage
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif

78.

Semiconductor device and method of forming SIP module over film layer

      
Numéro d'application 17010221
Numéro de brevet 11309193
Statut Délivré - en vigueur
Date de dépôt 2020-09-02
Date de la première publication 2020-12-24
Date d'octroi 2022-04-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Ohhan
  • Kim, Kyunghwan
  • Beak, Woonjae
  • Lee, Hunteak
  • Yoon, Insang

Abrégé

A semiconductor device has a semiconductor die or component, including an IPD, disposed over an attach area of a penetrable film layer with a portion of the semiconductor die or component embedded in the penetrable film layer. A conductive layer is formed over a portion of the film layer within the attach area and over a portion of the film layer outside the attach area. An encapsulant is deposited over the film layer, conductive layer, and semiconductor die or component. The conductive layer extends outside the encapsulant. An insulating material can be disposed under the semiconductor die or component. A shielding layer is formed over the encapsulant. The shielding layer is electrically connected to the conductive layer. The penetrable film layer is removed. The semiconductor die or component disposed over the film layer and covered by the encapsulant and shielding layer form an SIP module without a substrate.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/58 - Dispositions électriques structurelles non prévues ailleurs pour dispositifs semi-conducteurs
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides

79.

Semiconductor Device and Method to Minimize Stress on Stack Via

      
Numéro d'application 17010610
Statut En instance
Date de dépôt 2020-09-02
Date de la première publication 2020-12-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Chow, Seng Guan

Abrégé

A semiconductor device has a semiconductor die. A first insulating layer is disposed over the semiconductor die. A first via is formed in the first insulating layer over a contact pad of the semiconductor die. A first conductive layer is disposed over the first insulating layer and in the first via. A second insulating layer is disposed over a portion of the first insulating layer and first conductive layer. An island of the second insulating layer is formed over the first conductive layer and within the first via. The first conductive layer adjacent to the island is devoid of the second insulating layer. A second conductive layer is disposed over the first conductive layer, second insulating layer, and island. The second conductive layer has a corrugated structure. A width of the island is greater than a width of the first via.

Classes IPC  ?

  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes

80.

Semiconductor device and method of forming microelectromechanical systems (MEMS) package

      
Numéro d'application 16825567
Numéro de brevet 11370655
Statut Délivré - en vigueur
Date de dépôt 2020-03-20
Date de la première publication 2020-12-24
Date d'octroi 2022-06-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Choi, Won Kyoung
  • Chen, Kang
  • Micallef, Ivan

Abrégé

A semiconductor device has a first semiconductor die and a modular interconnect structure adjacent to the first semiconductor die. An encapsulant is deposited over the first semiconductor die and modular interconnect structure as a reconstituted panel. An interconnect structure is formed over the first semiconductor die and modular interconnect structure. An active area of the first semiconductor die remains devoid of the interconnect structure. A second semiconductor die is mounted over the first semiconductor die with an active surface of the second semiconductor die oriented toward an active surface of the first semiconductor die. The reconstituted panel is singulated before or after mounting the second semiconductor die. The first or second semiconductor die includes a microelectromechanical system (MEMS). The second semiconductor die includes an encapsulant and an interconnect structure formed over the second semiconductor die. Alternatively, the second semiconductor die is mounted to an interposer disposed over the interconnect structure.

Classes IPC  ?

  • B81B 7/00 - Systèmes à microstructure
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

81.

System-in-package with double-sided molding

      
Numéro d'application 17008918
Numéro de brevet 11670618
Statut Délivré - en vigueur
Date de dépôt 2020-09-01
Date de la première publication 2020-12-24
Date d'octroi 2023-06-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Kim, Yongmin
  • Choi, Jaehyuk
  • Ko, Yeochan
  • Lee, Heesoo

Abrégé

A semiconductor device includes a substrate with an opening formed through the substrate. A first electronic component is disposed over the substrate outside a footprint of the first opening. A second electronic component is disposed over the substrate opposite the first electrical component. A third electronic component is disposed over the substrate adjacent to the first electronic component. The substrate is disposed in a mold including a second opening of the mold over a first side of the substrate. The mold contacts the substrate between the first electronic component and the third electronic component. An encapsulant is deposited into the second opening. The encapsulant flows through the first opening to cover a second side of the substrate. In some embodiments, a mold film is disposed in the mold, and an interconnect structure on the substrate is embedded in the mold film.

Classes IPC  ?

  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/50 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes pour des dispositifs à circuit intégré

82.

EMI shielding for flip chip package with exposed die backside

      
Numéro d'application 17008997
Numéro de brevet 11342278
Statut Délivré - en vigueur
Date de dépôt 2020-09-01
Date de la première publication 2020-12-17
Date d'octroi 2022-05-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Cho, Sungwon
  • Kim, Changoh
  • Shim, Il Kwon
  • Yoon, Insang
  • Park, Kyounghee

Abrégé

A semiconductor device has a substrate and a semiconductor die disposed over the substrate. An encapsulant is deposited over the semiconductor die and substrate with a surface of the semiconductor die exposed from the encapsulant. A first shielding layer is formed over the semiconductor die. In some embodiments, the first shielding layer includes a stainless steel layer in contact with the surface of the semiconductor die and a copper layer formed over the stainless steel layer. The first shielding layer may further include a protective layer formed over the copper layer. One embodiment has a heatsink bonded to the semiconductor die through a solder layer. A second shielding layer can be formed over a side surface of the semiconductor die.

Classes IPC  ?

  • H01L 23/34 - Dispositions pour le refroidissement, le chauffage, la ventilation ou la compensation de la température
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • H05K 7/20 - Modifications en vue de faciliter la réfrigération, l'aération ou le chauffage
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p.ex. dissipateurs de chaleur
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/50 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes pour des dispositifs à circuit intégré
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p.ex. écrans Faraday
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 27/02 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif

83.

Semiconductor device with partial EMI shielding removal using laser ablation

      
Numéro d'application 16991370
Numéro de brevet 11444035
Statut Délivré - en vigueur
Date de dépôt 2020-08-12
Date de la première publication 2020-11-26
Date d'octroi 2022-09-13
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. A first component and second component are disposed over the substrate. The first component includes an antenna. A lid is disposed over the substrate between the first component and second component. An encapsulant is deposited over the substrate and lid. A conductive layer is formed over the encapsulant and in contact with the lid. A first portion of the conductive layer over the first component is removed using laser ablation.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement

84.

Semiconductor Device and Method of Forming a 3D Interposer System-in-Package Module

      
Numéro d'application 16990887
Statut En instance
Date de dépôt 2020-08-11
Date de la première publication 2020-11-26
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Kim, Ohhan
  • Lee, Heesoo
  • Lee, Hunteak
  • Yoon, Insang
  • Shim, Il Kwon

Abrégé

A semiconductor device has a first substrate and a second substrate. An opening is formed through the second substrate. A first semiconductor component and second semiconductor component are disposed between the first substrate and second substrate. The second substrate is electrically coupled to the first substrate through the first semiconductor component. A first terminal of the first semiconductor component is electrically coupled to the first substrate. A second terminal of the first semiconductor component is electrically coupled to the second substrate. The second semiconductor component extends into the opening. An encapsulant is deposited over the first substrate and second substrate.

Classes IPC  ?

  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides

85.

Semiconductor device and method of forming embedded wafer level chip scale packages

      
Numéro d'application 16918281
Numéro de brevet 11488933
Statut Délivré - en vigueur
Date de dépôt 2020-07-01
Date de la première publication 2020-10-22
Date d'octroi 2022-11-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Marimuthu, Pandi C.
  • Shim, Il Kwon
  • Han, Byung Joon

Abrégé

A semiconductor device includes a semiconductor die and an encapsulant deposited over and around the semiconductor die. A semiconductor wafer includes a plurality of semiconductor die and a base semiconductor material. A groove is formed in the base semiconductor material. The semiconductor wafer is singulated through the groove to separate the semiconductor die. The semiconductor die are disposed over a carrier with a distance of 500 micrometers (μm) or less between semiconductor die. The encapsulant covers a sidewall of the semiconductor die. A fan-in interconnect structure is formed over the semiconductor die while the encapsulant remains devoid of the fan-in interconnect structure. A portion of the encapsulant is removed from a non-active surface of the semiconductor die. The device is singulated through the encapsulant while leaving encapsulant disposed covering a sidewall of the semiconductor die. The encapsulant covering the sidewall includes a thickness of 50 μm or less.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/786 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs qui consistent chacun en un seul élément de circuit le substrat étant autre chose qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/784 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs qui consistent chacun en un seul élément de circuit le substrat étant un corps semi-conducteur
  • H01L 21/782 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs qui consistent chacun en un seul élément de circuit
  • H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

86.

Semiconductor device having an embedded conductive layer for power/ground planes in Fo-eWLB

      
Numéro d'application 16918643
Numéro de brevet 11488838
Statut Délivré - en vigueur
Date de dépôt 2020-07-01
Date de la première publication 2020-10-22
Date d'octroi 2022-11-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Bao, Xu Sheng
  • Chen, Kang

Abrégé

DD and forms a power plane. The first conductive layer, insulating layer, and second conductive layer constitute a decoupling capacitor. A microstrip line including a trace of the second conductive layer is formed over the insulating layer and first conductive layer. The first conductive layer is provided on an embedded dummy die, interconnect unit, or modular PCB unit.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements

87.

Semiconductor device and method of forming MEMS package

      
Numéro d'application 16912902
Numéro de brevet 11319207
Statut Délivré - en vigueur
Date de dépôt 2020-06-26
Date de la première publication 2020-10-15
Date d'octroi 2022-05-03
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Shim, Il Kwon

Abrégé

A microelectromechanical system (MEMS) semiconductor device has a first and second semiconductor die. A first semiconductor die is embedded within an encapsulant together with a modular interconnect unit. Alternatively, the first semiconductor die is embedded within a substrate. A second semiconductor die, such as a MEMS die, is disposed over the first semiconductor die and electrically connected to the first semiconductor die through an interconnect structure. In another embodiment, the first semiconductor die is flip chip mounted to the substrate, and the second semiconductor die is wire bonded to the substrate adjacent to the first semiconductor die. In another embodiment, first and second semiconductor die are embedded in an encapsulant and are electrically connected through a build-up interconnect structure. A lid is disposed over the semiconductor die. In a MEMS microphone embodiment, the lid, substrate, or interconnect structure includes an opening over a surface of the MEMS die.

Classes IPC  ?

  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • B81B 7/00 - Systèmes à microstructure

88.

Semiconductor device and method of forming a fan-out PoP device with PWB vertical interconnect units

      
Numéro d'application 16885640
Numéro de brevet 11024561
Statut Délivré - en vigueur
Date de dépôt 2020-05-28
Date de la première publication 2020-09-17
Date d'octroi 2021-06-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shim, Il Kwon
  • Lin, Yaojian
  • Marimuthu, Pandi C.
  • Chen, Kang
  • Gu, Yu

Abrégé

A semiconductor device has a semiconductor package and an interposer disposed over the semiconductor package. The semiconductor package has a first semiconductor die and a modular interconnect unit disposed in a peripheral region around the first semiconductor die. A second semiconductor die is disposed over the interposer opposite the semiconductor package. An interconnect structure is formed between the interposer and the modular interconnect unit. The interconnect structure is a conductive pillar or stud bump. The modular interconnect unit has a core substrate and a plurality of vertical interconnects formed through the core substrate. A build-up interconnect structure is formed over the first semiconductor die and modular interconnect unit. The vertical interconnects of the modular interconnect unit are exposed by laser direct ablation. An underfill is deposited between the interposer and semiconductor package. A total thickness of the semiconductor package and build-up interconnect structure is less than 0.4 millimeters.

Classes IPC  ?

  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

89.

Semiconductor device and method of forming an integrated SiP module with embedded inductor or package

      
Numéro d'application 16880173
Numéro de brevet 11367690
Statut Délivré - en vigueur
Date de dépôt 2020-05-21
Date de la première publication 2020-09-10
Date d'octroi 2022-06-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Beak, Woonjae
  • Park, Yisu
  • Kim, Ohhan
  • Lee, Hunteak
  • Lee, Heesoo

Abrégé

A semiconductor device has a substrate with a first opening and second opening formed in the substrate. A first semiconductor component is disposed on the substrate. The substrate is disposed on a carrier. A second semiconductor component is disposed on the carrier in the first opening of the substrate. A third semiconductor component is disposed in the second opening. The third semiconductor component is a semiconductor package in some embodiments. A first shielding layer may be formed over the semiconductor package. An encapsulant is deposited over the substrate, first semiconductor component, and second semiconductor component. A shielding layer may be formed over the encapsulant.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 23/498 - Connexions électriques sur des substrats isolants

90.

Thin 3D fan-out embedded wafer level package (EWLB) for application processor and memory integration

      
Numéro d'application 16878345
Numéro de brevet 11251154
Statut Délivré - en vigueur
Date de dépôt 2020-05-19
Date de la première publication 2020-09-03
Date d'octroi 2022-02-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s) Pendse, Rajendra D.

Abrégé

A semiconductor device has a plurality of first semiconductor die with an encapsulant deposited over a first surface of the first semiconductor die and around the first semiconductor die. An insulating layer is formed over the encapsulant and over a second surface of the first semiconductor die opposite the first surface. The insulating layer includes openings over the first semiconductor die. A first conductive layer is formed over the first semiconductor die within the openings. A second conductive layer is formed over the first conductive layer to form vertical conductive vias. A second semiconductor die is disposed over the first semiconductor die and electrically connected to the first conductive layer. A bump is formed over the second conductive layer outside a footprint of the first semiconductor die. The second semiconductor die is disposed over an active surface or a back surface of the first semiconductor die.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/03 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

91.

Semiconductor device and method of using a standardized carrier to form embedded wafer level chip scale packages

      
Numéro d'application 16827363
Numéro de brevet 11488932
Statut Délivré - en vigueur
Date de dépôt 2020-03-23
Date de la première publication 2020-07-16
Date d'octroi 2022-11-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Han, Byung Joon
  • Shim, Il Kwon
  • Lin, Yaojian
  • Marimuthu, Pandi C.

Abrégé

A semiconductor device includes a standardized carrier. A semiconductor wafer includes a plurality of semiconductor die and a base semiconductor material. The semiconductor wafer is singulated through a first portion of the base semiconductor material to separate the semiconductor die. The semiconductor die are disposed over the standardized carrier. A size of the standardized carrier is independent from a size of the semiconductor die. An encapsulant is deposited over the standardized carrier and around the semiconductor die. An interconnect structure is formed over the semiconductor die while leaving the encapsulant devoid of the interconnect structure. The semiconductor device is singulated through the encapsulant. Encapsulant remains disposed on a side of the semiconductor die. Alternatively, the semiconductor device is singulated through a second portion of the base semiconductor and through the encapsulant to remove the second portion of the base semiconductor and encapsulant from the side of the semiconductor die.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

92.

Semiconductor device and method of forming protrusion e-bar for 3D SiP

      
Numéro d'application 16821093
Numéro de brevet 11342294
Statut Délivré - en vigueur
Date de dépôt 2020-03-17
Date de la première publication 2020-07-09
Date d'octroi 2022-05-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Lee, Hunteak
  • Kim, Ohhan
  • Lee, Heesoo
  • Ha, Daehyeok
  • Lee, Wanil

Abrégé

A semiconductor device has a first substrate and a semiconductor die disposed over the first substrate. A second substrate has a multi-layered conductive post. The conductive post has a first conductive layer and a second conductive layer formed over the first conductive layer. The first conductive layer is wider than the second conductive layer. A portion of the conductive post can be embedded within the second substrate. The second substrate is disposed over the first substrate adjacent to the semiconductor die. An encapsulant is deposited around the second substrate and semiconductor die. An opening is formed in the second substrate aligned with the conductive post. An interconnect structure is formed in the opening to contact the conductive post. A discrete electrical component is disposed over a surface of the first substrate opposite the semiconductor die. A shielding layer is formed over the discrete electrical component.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

93.

Semiconductor device and method of forming a 3D integrated system-in-package module

      
Numéro d'application 16821202
Numéro de brevet 10790268
Statut Délivré - en vigueur
Date de dépôt 2020-03-17
Date de la première publication 2020-07-09
Date d'octroi 2020-09-29
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Lee, Hunteak
  • Lee, Heesoo

Abrégé

A semiconductor device has a first substrate and a semiconductor die disposed over the first substrate. A conductive pillar is formed on the first substrate. A first encapsulant is deposited over the first substrate and semiconductor die after forming the conductive pillar. A groove is formed in the first encapsulant around the conductive pillar. A first passive device is disposed over a second substrate. A second encapsulant is deposited over the first passive device and second substrate. The first substrate is mounted over the second substrate. A shielding layer is formed over the second encapsulant. A second passive device can be mounted over the second substrate opposite the first passive device and outside a footprint of the first substrate.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

94.

System-in-package with double-sided molding

      
Numéro d'application 16826169
Numéro de brevet 10797024
Statut Délivré - en vigueur
Date de dépôt 2020-03-21
Date de la première publication 2020-07-09
Date d'octroi 2020-10-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Kim, Yongmin
  • Choi, Jaehyuk
  • Ko, Yeochan
  • Lee, Heesoo

Abrégé

A semiconductor device includes a substrate with an opening formed through the substrate. A first electronic component is disposed over the substrate outside a footprint of the first opening. A second electronic component is disposed over the substrate opposite the first electrical component. A third electronic component is disposed over the substrate adjacent to the first electronic component. The substrate is disposed in a mold including a second opening of the mold over a first side of the substrate. The mold contacts the substrate between the first electronic component and the third electronic component. An encapsulant is deposited into the second opening. The encapsulant flows through the first opening to cover a second side of the substrate. In some embodiments, a mold film is disposed in the mold, and an interconnect structure on the substrate is embedded in the mold film.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des groupes principaux , ou dans une seule sous-classe de , , p.ex. circuit hybrides
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/50 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes pour des dispositifs à circuit intégré

95.

Antenna in embedded wafer-level ball-grid array package

      
Numéro d'application 16826216
Numéro de brevet 11469191
Statut Délivré - en vigueur
Date de dépôt 2020-03-21
Date de la première publication 2020-07-09
Date d'octroi 2022-10-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Marimuthu, Pandi Chelvam
  • Yong, Andy Chang Bum
  • Oo, Aung Kyaw
  • Lin, Yaojian

Abrégé

A semiconductor device has a semiconductor die and an encapsulant deposited over the semiconductor die. A first conductive layer is formed with an antenna over a first surface of the encapsulant. A second conductive layer is formed with a ground plane over a second surface of the encapsulant with the antenna located within a footprint of the ground plane. A conductive bump is formed on the ground plane. A third conductive layer is formed over the first surface of the encapsulant. A fourth conductive layer is formed over the second surface of the encapsulant. A conductive via is disposed adjacent to the semiconductor die prior to depositing the encapsulant. The antenna is coupled to the semiconductor die through the conductive via. The antenna is formed with the conductive via between the antenna and semiconductor die. A PCB unit is disposed in the encapsulant.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

96.

Shielded semiconductor packages with open terminals and methods of making via two-step process

      
Numéro d'application 16234233
Numéro de brevet 10985109
Statut Délivré - en vigueur
Date de dépôt 2018-12-27
Date de la première publication 2020-07-02
Date d'octroi 2021-04-20
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo

Abrégé

A semiconductor device has a substrate including a terminal and an insulating layer formed over the terminal. An electrical component is disposed over the substrate. An encapsulant is deposited over the electrical component and substrate. A portion of the insulating layer over the terminal is exposed from the encapsulant. A shielding layer is formed over the encapsulant and terminal. A portion of the shielding layer is removed to expose the portion of the insulating layer. The portion of the insulating layer is removed to expose the terminal. The portion of the shielding layer and the portion of the insulating layer can be removed by laser ablation.

Classes IPC  ?

  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01R 43/20 - Appareils ou procédés spécialement adaptés à la fabrication, l'assemblage, l'entretien ou la réparation de connecteurs de lignes ou de collecteurs de courant ou pour relier les conducteurs électriques pour assembler les pièces de contact avec le socle isolant, le boîtier ou le manchon ou pour les en désassembler
  • H01R 43/26 - Appareils ou procédés spécialement adaptés à la fabrication, l'assemblage, l'entretien ou la réparation de connecteurs de lignes ou de collecteurs de courant ou pour relier les conducteurs électriques pour engager ou séparer les deux pièces d'un dispositif de couplage
  • H01R 12/79 - Dispositifs de couplage pour circuits imprimés flexibles, câbles plats ou à rubans ou structures similaires se raccordant à des circuits imprimés rigides ou à des structures similaires
  • H01R 12/52 - Connexions fixes pour circuits imprimés rigides ou structures similaires se raccordant à d'autres circuits imprimés rigides ou à des structures similaires

97.

Semiconductor device with partial EMI shielding removal using laser ablation

      
Numéro d'application 16234156
Numéro de brevet 10784210
Statut Délivré - en vigueur
Date de dépôt 2018-12-27
Date de la première publication 2020-07-02
Date d'octroi 2020-09-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. A first component and second component are disposed over the substrate. The first component includes an antenna. A lid is disposed over the substrate between the first component and second component. An encapsulant is deposited over the substrate and lid. A conductive layer is formed over the encapsulant and in contact with the lid. A first portion of the conductive layer over the first component is removed using laser ablation.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/28 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans le même sous-groupe des groupes , ou dans une seule sous-classe de , , p.ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement

98.

Shielded semiconductor package with open terminal and methods of making

      
Numéro d'application 16220934
Numéro de brevet 10910322
Statut Délivré - en vigueur
Date de dépôt 2018-12-14
Date de la première publication 2020-06-18
Date d'octroi 2021-02-02
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. An electrical component is disposed over a surface of the substrate. An encapsulant is deposited over the electrical component and substrate. A portion of the surface of the substrate remains exposed from the encapsulant. A shielding layer is formed over the encapsulant. A portion of the shielding layer is removed to expose the portion of the surface of the substrate.

Classes IPC  ?

  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/66 - Adaptations pour la haute fréquence

99.

Molded laser package with electromagnetic interference shield and method of making

      
Numéro d'application 16193691
Numéro de brevet 10937741
Statut Délivré - en vigueur
Date de dépôt 2018-11-16
Date de la première publication 2020-05-21
Date d'octroi 2021-03-02
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Yang, Deokkyung
  • Lee, Hunteak
  • Lee, Heesoo
  • Lee, Wanil
  • Lee, Sangduk

Abrégé

A semiconductor device has a substrate comprising a carrier and an interposer disposed on the carrier. An electrical component is disposed over a first surface of the interposer. An interconnect structure is disposed over the first surface of the interposer. An encapsulant is deposited over the electrical component, interconnect structure, and substrate. A trench is formed through the encapsulant and interposer into the carrier. A shielding layer is formed over the encapsulant and into the trench. The carrier is removed after forming the shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence

100.

Method and device for reducing metal burrs when sawing semiconductor packages

      
Numéro d'application 16181619
Numéro de brevet 11244908
Statut Délivré - en vigueur
Date de dépôt 2018-11-06
Date de la première publication 2020-05-07
Date d'octroi 2022-02-08
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Yang, Deokkyung
  • Lee, Heesoo

Abrégé

A semiconductor device has a substrate. A conductive layer is formed over the substrate and includes a ground plane. A first tab of the conductive layer extends from the ground plane and less than half-way across a saw street of the substrate. A shape of the first tab can include elliptical, triangular, parallelogram, or rectangular portions, or any combination thereof. An encapsulant is deposited over the substrate. The encapsulant and substrate are singulated through the saw street. An electromagnetic interference (EMI) shielding layer is formed over the encapsulant. The EMI shielding layer contacts the first tab of the conductive layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Capsulations, p.ex. couches de capsulation, revêtements
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  1     2     3     ...     15        Prochaine page